Está en la página 1de 5

Universidad Nacional Autónoma de Nicaragua – León.

Facultad de Ciencias y Tecnologías


Departamento de Computación.

Laboratorio 07, de Circuitos Lógicos.


UNIDAD II: SISTEMAS SECUENCIALES

CONEXIÓN DE FLIP – FLOP JK, Y TEMPORIZADORES

Objetivos:

Implementar la conexión de flip – flop JK, verificando el funcionamiento.

Temporización:

 Fecha de realización de la guía: 26 Oct del 2022.


 Tiempo de desarrollo de la guía de laboratorio: 1 sesión.

Docente(s):

 Ing. Winstong Ponce.

“A la libertad por la Universidad”


Guía de Laboratorio de Circuitos Ló gicos

SISTEMA SECUENCIAL.

Un biestable (flip-flop en inglés), es un multivibrador capaz de permanecer en uno de dos


estados posibles durante un tiempo indefinido en ausencia de perturbaciones.1 Esta característica
es ampliamente utilizada en electrónica digital para memorizar información.

La diferencia está en que el flip-flop J-K no tiene condiciones no válidas como ocurre en el S-R.
Este dispositivo de almacenamiento es temporal que se encuentra dos estados (alto y bajo), cuyas
entradas principales, J y K, a las que debe el nombre, permiten al ser activadas:

 J: El grabado (set en inglés), puesta a 1 ó nivel alto de la salida.


 K: El borrado (reset en inglés), puesta a 0 ó nivel bajo de la salida.

EJERCICIO RESUELTO.
Realice la conexión en Proteus del flip fliop 74ls76 tipo JK, donde la señal de reloj viene de un Timer
Ne555.

Hoja Características.

1. Diagrama de Conexión:

Ilustración 1. CHIP FLIP-FLOP JK.

2
Guía de Laboratorio de Circuitos Ló gicos

2. Tabla de Verdad:

Ilustración 2. Tabla de excitación del JK.

3. Cronograma Tiempo:

Ilustración 3. Diagrama de tiempo de un Flip Flop JK 74ls76.

3
Guía de Laboratorio de Circuitos Ló gicos

4. Diagrama Lógico:

Ilustración 4 Diagrama lógico del flip fliop 74ls76.

Ejercicio resuelto.

Ilustración 5. Conexión del flip flop JK y la simulación con el timer Ne555.

Ilustración 6. Visualización el cronograma de tiempo del JK.

4
Guía de Laboratorio de Circuitos Ló gicos

Ejercicios propuestos.
Realizar un divisor o reducción de frecuencia en 4 veces la frecuencia de reloj, utilizando los flip- flop
JK, 76ls76 y NE555) como temporizador.

Bibliografía Complementaria.
Ayuda de link: https://www.youtube.com/watch?v=8C-9V_7RGxU

https://www.youtube.com/watch?v=lTWupp6iypk

También podría gustarte