Está en la página 1de 2

UNIVERSIDAD CATLICA DE SANTA MARA PROGRAMA PROFESIONAL DE INGENIERA ELECTRNICA CDIGO: 7405069 ASIGNATURA: SISTEMAS DIGITALES II SEGUNDA FASE:

LOGICA SECUENCIAL MODULAR REGISTROS GUA DE LABORATORIO NRO 3 PAG 1/2 Docente: Ing. Csar Mlaga Chvez Fecha: Abril 2013

I. OBJETIVOS

Implementar un registro de corrimiento en base a Flip-Flops J-K Analizar el funcionamiento de un registro de corrimiento en base a Flip Flop.

II. MATERIALES Y/O EQUIPOS A UTILIZAR Multmetro Fuente de alimentacin DC Protoboard Osciloscopio Resistencias Leds CI: 7400, 7404, 7476. Cables de conexin

III. DESARROLLO DE LA PRCTICA

1. Armar un registro de 4 bits con entrada serie y salida en paralelo, a partir de flifp flops JK. 2. Implementar un circuito eliminador de rebote. 3. Ingrese la siguiente secuencia de bits: 11010100 y desplcela en el registro implementado, usando un eliminador de rebote como generador de reloj.

GUIA DE LABORATORIO #3

SISTEMAS DIGITALES II

PAG 2/2

4. Observe como cambian las salidas Q1, Q2, Q3, Q4. Anote los valores finales de Q1, Q2, Q3, Q4 para 8, 12 y 16 pulsos de reloj. 5. De lo observado, explique el funcionamiento del circuito. 6. D un ejemplo de aplicacin para el circuito implementado.

IV. CONCLUSIONES Y OBSERVACIONES:

Ing. Csar Mlaga Chvez

También podría gustarte