Está en la página 1de 3

UNIVERSIDAD TECNOLÓGICA DE PEREIRA, LABORATORIO DE ELÉCTRONICA ANÁLOGA Y DIGITAL.

Informe 5 - Flip Flops


Ramirez Monsalve Juan Camilo
Juan Sebastian Amariles Giraldo
David Sánchez Alzate
e-mail: camilo.r@utp.edu.co
Ingenierı́a Eléctrica, Universidad Tecnológica de Pereira.

Resumen—En éste informe, a través de procedimientos expe-


rimentales sencillos, se analiza el comportamiento del flip-flop
como elemento básico de memoria, interpretando su principio
de funcionamiento e integrandolo como componente fundamental
dentro de los circuitos lógicos secuenciales.

Resumen—In this report, through simple experimental proce-


dures, the behavior of the flip-flop is analyzed as a basic element
of memory, interpreting its operating principle and integrating
it as a fundamental component within sequential logic circuits.

Index Terms—Flip Flop, Monoestable, memoria, secuencial,


registro. Figura 1. FLIP FLOP RS

II. M ATERIALES Y M ÉTODO


I. I NTRODUCCI ÓN

En el trabajo previo se diseña el siguiente circuito tempo-


rizador de 500 milisegundos:
Entre los miles tipos de circuitos integrados, el elemento
de memoria más importante es el flip-flop, que está formado
por un ensamble de compuertas lógicas. A pesar que una
compuerta lógica, por si misma, no tiene la capacidad de
almacenar información, se puede hacer un erreglo con varias
de ellas de manera que permiten almacenar información.
Existen varias maneras de configuraciones de compuertas que
se utilizan para producir estos flip-flops (FF).
Un circuito flip-flop puede mantener un estado binario
indefinidamente (Siempre y cuando se le este suministrando
potencia al circuito) hasta que se cambie por una señal de
entrada para cambiar estados. La principal diferencia entre
varios tipos de flip-flops es el número de entradas que poseen
y la manera en la cual las entradas afecten el estado binario.
Un circuito flip-flop puede estar formado por dos com-
puertas NAND o dos compuertas NOR. Cada circuito forma
un flip-flop básico del cual se pueden construir uno mas
complicado. La conexión de acoplamiento intercruzado de la Figura 2. Simulación Temporizador
salida de una compuerta a la entrada de la otra constituye
un camino de retroalimentación. Por esta razón, los circuitos
se clasifican como circuitos secuenciales asincrónicos. Cada Para su implementación de utilizó un integrado 555, que se
flip-flop tiene dos salidas, Q y Q y dos entradas S (set) y R utiliza en la generación de temporizadores, pulsos y oscilacio-
(reset). Este tipo de flip-flop se llama Flip-Flop RS acoplado nes. El 555 puede ser utilizado para proporcionar retardos de
directamente o bloqueador SR (SR latch). Las letras R y S son tiempo, como un oscilador, y como un circuito integrado flip
las inı́ciales de los nombres en inglés de las entradas (reset, flop. Se procede a su montaje y verificación de su correcto
set). funcionamiento.
UNIVERSIDAD TECNOLÓGICA DE PEREIRA, LABORATORIO DE ELÉCTRONICA ANÁLOGA Y DIGITAL. 2

Figura 5. Circuito montado en el laboratorio

Figura 3. Circuito montado en el laboratorio

Para el temporizador de 50 segundos, el montaje es similar


Se procedió a el siguiente circuito a implementar es el flip
con la única excepción del C2 que se intercambia por uno de
flop maestro-esclavo que está diseñado usando dos flip flops
50 microfaradios.
separados. De estos, uno actúa como el amo y el otro como
El siguiente circuito implementado fué el biestable RS esclavo.
construido a partir de compuertas NAND. Un bliestable RS
es un dispositivo con dos entradas R y S (Reset y Set) y una
variable de estado o salida Q capaz de almacenar un bit de
información. Se verifica su funcionamiento que debe coincidir
con el siguiente:

Si su entrada Set se activa su estado Q se pone en Alto. Si


su entrada Reset se activa su estado Q se pone en Bajo. Si no
se activa ni Set ni Reset su estado no cambia.

Figura 6. Circuito montado en el laboratorio

Siguiendo con la práctica se montaron los respectivos cir-


cuitos para las configuraciones de flip flop tipo D y tipo T a
partir del flip flop JK con el objetivo de comprobar de manera
Figura 4. Simulación Biestable experimental sus tablas de verdad.
UNIVERSIDAD TECNOLÓGICA DE PEREIRA, LABORATORIO DE ELÉCTRONICA ANÁLOGA Y DIGITAL. 3

Figura 7. Flip Flip Tipo D

Figura 10. Circuito Montado en Laboratorio

III. C ONCLUSIONES
Se comprendó la importancia del flip flop como elemento
Figura 8. Flip Flip Tipo T
básico de memoria.
Se pudieron implementar las diferentes formas de cone-
Para finalizar la práctica el circuito implementado fue un xión de un flip flop además de contrastar y verificar sus
contador de rizado módulo 8. Los contadores de Rizado son tablas de verdad.
dispositivos contadores que tienen conectados los flip-flops
en forma ası́ncrona, es decir, que no tienen conectadas las
R EFERENCIAS
entradas de reloj (CLK) en paralelo, sino que tiene que esperar
que el primer flip-flop, al activarse por el pulso conmute [1] Guias de laboratorio .Et al. Universi-
dad Tecnológica de Pereira, 2008. ISBN:
generando una salida, la cual active o coloque en modo de https://classroom.google.com/c/MzE1MjI0NjU5MDBa/m/MzE1MzExNTg2MzVa/detail
conmutación al siguiente flip-flop, el cual con el siguiente [2] Caracteristicas de los TTL http://www.instrumentacionycontrol.net/cursos-
pulso conmuta activando al siguiente y asi sucesivamente. libres/automatizacion/curso-de-plcs-avanzado/item/666-programacion-
de-plcs-contadores.html
En éste caso implementamos un contador de módulo 8 que [3] A D Flip Flop https://https://ieeexplore.ieee.org/document/8256580/
procedimos a verificar mediante 3 leds conectados a sus [4] IEC 61131-3: Programming industrial automa-
salidas. tion systems [En lı́nea], [consulta marzo 2016].
http://www.labc.usb.ve/paginas/mgimenez/EC1177-
1113/Contenido/clase16.pdf

Figura 9. Simulacion Contado MOD 8

También podría gustarte