Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Tema 6 Transistores Mosfet
Tema 6 Transistores Mosfet
6-9
V
T
es constante, la cantidad de electrones que pasan es constante y tambien la corriente
I
D
. En la Fig. 8 se muestra la evolucion de la corriente I
D
con V
DS
para un valor de
V
GS
~V
T
.
Fig. 8. Regiones de funcionamiento de un MOSFET canal n cuando J
GS
_ J
T
.
% CARACTERISTICAS V-I EN FUENTE COMUN.
6.2.1. Curvas caractersticas de salida y de transferencia de NMOS en
fuente comn.
En la Iigura 9 se muestra un transistor NMOS con V
T
2 V con conexion en
fuente comun (SC), es decir, el terminal de Iuente es comun a la entrada y a la salida. La
seal de entrada es V
GS
y las de salida son I
D
y V
DS
.
Fig. 9. Curva de salida v caracteristica de transferencia de un MOSFET de canal n.
v
CS
=v
1
v
CS
=8v
v
CS
=7v
v
CS
=6v
v
CS
=3v
v
CS
=4v
v
CS
=3v
v
CS
=v
1
v
CS
=8v
v
CS
=7v
v
CS
=6v
v
CS
=3v
v
CS
=4v
v
CS
=3v
v
uS
3mA
10mA
13v 10v 3v
13mA
l
u
20mA
6v
20v 23v
v
uS
3mA
10mA
13v 10v 3v
13mA
l
u
20mA
6v
20v 23v
Chm.
CorLe
SaLuracln
Chm.
CorLe
SaLuracln
v
1
=2v
l
u
8v 6v 4v
v
CS
v
1
=2v
l
u
8v 6v 4v
v
CS
6-10
Las curvas caracteristicas de salida (Fig. 9) se obtienen al representar como varia
I
D
al aumentar V
DS
, para diIerentes valores de V
GS
, es decir, I f J
D DS
J
GS
cte
=
=
( )
.
.
Si V
GS
V
T
, el transistor Q estara en la region de corte y la corriente I
D
0.
Si V
GS
V
T
, el transistor Q estara en conduccion y se pueden presentar dos casos:
Si V
DS
V
GS
-V
T
, el transistor Q estara en la region de saturacion y la
corriente sera constante para un valor determinado de V
GS
. La curva de
transIerencia de la Fig. 9 que representa I f J
D GS
J
DSsat
cte
=
=
( )
.
.
, se obtiene a
partir de las curvas de salida para una tension V
DS
constante que situe al
transistor en saturacion. Se observa que aproximadamente corresponde a la
rama de una parabola con vertice en V
T
, y, por tanto, la corriente puede
determinarse de Iorma aproximada por:
( )
2
T GS D
V V I = k ,
siendo k el parametro de transconductancia del NMOS, que se mide en
mA/V
2
.
Si V
DS
V
GS
-V
T
, el transistor Q estara en la region ohmica de Iorma que al
aumentar V
DS
tambien lo hacen la corriente y la resistencia del canal. El
comportamiento del transistor puede asociarse a la resistencia que presenta el
canal entre drenador y Iuente.
El valor de la resistencia del canal r
ds
en la zona ohmica puede aproximarse
mediante calculo por una caracteristica de salida linealizada (Fig. 10). En los
calculos consideremos la caracteristica de salida correspondiente al valor
generico V
GS
.
6-11
Fig. 10. Caracteristica de transferencia lineali:ada del MOSFET de canal n en fuente
comun (SC).
Aumentando excesivamente V
DS
se produce la ruptura por avalancha de la
union p-n Iormada entre la region de drenador y el sustrato.
6.2.2. Curvas caractersticas de salida y de transferencia de PMOS en
fuente comn.
En la Iigura 11 se muestra un transistor PMOS con V
T
2 V con conexion en
Iuente comun (SC), es decir, el terminal de Iuente es comun a la entrada y a la salida. La
seal de entrada es V
SG
y las de salida son I
D
y V
SD
.
Las expresiones que hemos visto para el MOS canal n son validas si se invierte
el sentido de la corriente I
D
y de las tensiones puerta-Iuente y drenador-Iuente. Las
curvas caracteristicas de salida y de transIerencia en saturacion se encuentran
representadas en la Fig. 11. Como se puede observar, se ha cambiado el sentido de la
corriente y de las tensiones, lo que permite trabajar con valores positivos al igual que en
el caso del NMOS.
v
uS
l
u
v
uS
l
u
8egln
hmlca
8egln de
saLuracln
para una v
CS
dada
8egln de
saLuracln
para una v
CS
dada
v
uSsaL,mln
= v
CS
v
1
v
uSsaL,mln
= v
CS
v
1
l
u
=k(v
CS
-v
1
)
2
1/r
ds
1/r
ds
6-12
Fig. 11. Curva de salida v caracteristica de transferencia de un MOSFET de canal p.
6.3. REGIONES DE FUNCIONAMIENTO Y MODELOS EQUIVALENTES
LINEALES.
Las condiciones para las diIerentes zonas de Iuncionamiento del MOSFET de
canal n (NMOS), y los respectivos modelos circuitales equivalentes se exponen en la
tabla siguiente:
Fig. 12. Modelos equivalentes lineales del MOSFET de canal n en fuente comun (SC).
v
SC
=v
1
v
SC
=8v
v
SC
=7v
v
SC
=6v
v
SC
=3v
v
SC
=4v
v
SC
=3v
v
SC
=v
1
v
SC
=8v
v
SC
=7v
v
SC
=6v
v
SC
=3v
v
SC
=4v
v
SC
=3v
v
Su
3mA
10mA
13v 10v 3v
13mA
l
u
20mA
6v
20v 23v
v
Su
3mA
10mA
13v 10v 3v
13mA
l
u
20mA
6v
20v 23v
l
u
=kv
Su
2
Chm.
CorLe
SaLuracln
l
u
=kv
Su
2
Chm.
CorLe
SaLuracln
Chm.
CorLe
SaLuracln
v
1
=2v
l
u
8v 6v 4v
v
SC
v
1
=2v
l
u
8v 6v 4v
v
SC
v
CS
v
1
> 0,
v
uS
> 0
v
CS
v
1
> 0,
v
uS
v
CS
v
1
v
CS
v
1
> 0 ,
0 v
uS
v
CS
v
1
CC81L: l
u
= l
S
= 0
Lll en conmuLacln.
SA1u8AClCn: l
u
= k(v
CS
v
1
)
2
Lll en apllcaclones
analglcas.
CPMlCA: r
uS
= 1/k(v
CS
v
1
)
Lll en conmuLacln y
como reslsLencla varlable.
6-13
Las condiciones para las diIerentes zonas de Iuncionamiento del MOSFET de
canal p (PMOS) y sus respectivos modelos circuitales equivalentes se describen en la
tabla siguiente:
Fig. 13. Modelos equivalentes lineales del MOSFET de canal p en fuente comun (SC).
Observar que en el PMOS la tension V
T
es tambien positiva, pues se mide como
la tension V
SG
umbral.
6.4. EL TRANSISTOR MOSFET EN CONMUTACIN.
En esta seccion vamos a estudiar el transistor MOSFET en conmutacion
3
basado
en un interruptor con resistencia de drenador.
6.4.1. Interruptor NMOS con resistencia de drenador en esttica.
En la Iigura 14 se observa un interruptor NMOS, que consiste en un transistor
MOSFET de canal n con V
T
y k dadas, conectado en Iuente comun (SC) con una
resistencia R
D
de drenador de elevacion (pull-up)
4
, alimentado a una tension V
DD
~ V
T
.
La tension de entrada V
i
se aplica a la puerta (G) del transistor, y la tension de salida se
toma del drenador (D) del transistor.
En primer lugar, observar que la tension puerta-Iuente es igual a la tension de
entrada al circuito (V
GS
V
i
), y que la tension drenador-Iuente es igual a la tension de
3
El estudio del transistor en conmutacion es Iundamental en circuitos digitales, puesto que la
conmutacion de corte a saturacion, y viceversa, implica unos tiempos de retardo de gran importancia en
estos sistemas.
4
Una resistencia pull-up se coloca entre linea (entrada o salida digital) y V
CC
, y el objetivo es dar a esa
linea (entrada o salida digital) un valor logico de nivel alto (V
CC
) cuando no hay ninguna seal conectada.
v
SC
v
1
> 0,
v
Su
> 0
v
SC
v
1
> 0,
v
Su
v
SC
v
1
v
SC
v
1
> 0 ,
0 v
Su
v
SC
v
1
CC81L: l
u
= l
S
= 0
Lll en conmuLacln.
SA1u8AClCn: l
u
= k(v
SC
v
1
)
2
Lll en apllcaclones
analglcas.
CPMlCA: r
Su
= 1/k(v
SC
v
1
)
Lll en conmuLacln y como
reslsLencla varlable.
6-14
salida (V
DS
V
o
). Si suponemos que se aplica a la entrada una seal de dos niveles V
iL
V
T
y V
iH
V
DD
, el problema consiste en determinar la tension V
o
de salida en cada caso.
Anlisis grfico: Sobre las curvas caracteristicas de salida representamos la recta de
carga obtenida a partir de la ecuacion de la malla de salida: V
DS
V
DD
- I
D
R
D
.
Si la tension de entrada V
i
es inIerior a la umbral V
T
del transistor, este estara en
corte. Entonces el circuito Iunciona en el punto A y la tension de salida es alta:V
o
V
DD
.
Cuando la tension de entrada V
i
esta
por encima del umbral V
T
, el punto de
trabajo se desplaza hacia arriba a lo
largo de la recta de carga. Cuando V
i
V
DD
, el circuito Iunciona en el punto
B, el transistor se situa en la region
ohmica, y la tension de salida es baja,
generalmente: V
o
0. En algunos
casos, dependiendo de los parametros
del circuito, puede situarse en la
region de saturacion.
Fig. 14. Analisis grafico de un circuito con MOSFET canal n en fuente comun (SC).
l
u
v
uS
v
uu
v
uu
8
u
v
CS
= v
CC
un1C
: Ln 8LC. C PMlCA
(en esLe caso de e[emplo,
pero uLuL LS1A8 en SA1.)
(v
l
=v
uu
, v
o
= v
uS
0)
un1C
: CC81L
(v
l
=0, v
o
v
uu
)
l
u
v
uS
v
uu
v
uu
8
u
v
CS
= v
CC
v
CS
= v
CC
un1C
: Ln 8LC. C PMlCA
(en esLe caso de e[emplo,
pero uLuL LS1A8 en SA1.)
(v
l
=v
uu
, v
o
= v
uS
0)
un1C
: Ln 8LC. C PMlCA
(en esLe caso de e[emplo,
pero uLuL LS1A8 en SA1.)
(v
l
=v
uu
, v
o
= v
uS
0)
un1C
: CC81L
(v
l
=0, v
o
v
uu
)
un1C
: CC81L
(v
l
=0, v
o
v
uu
)
v
CS
=v
1
8LC1A uL CA8CA 8LC1A uL CA8CA
6-15
Fig. 15. Metodo analitico. NMOS en corte.
Mtodo Analtico: Con este metodo vamos a determinar la region de
Iuncionamiento, y sustituiremos el dispositivo por el modelo circuital lineal
correspondiente.
o Si V
i
V
iL
V
GS
V
T
Q Corte (OFF). (Ver Fig. 15)
Como I
D
0 V
o
V
DD
.
o Si V
i
V
iH
V
DD
V
GS
~ V
T
Q Conduccin (ON).
Se pueden producir dos casos:
Fig. 16. Metodo analitico. NMOS en ohmica.
Suponiendo el MOS en zona hmica (ver Fig. 16):
( ) ( )
( )
.
1
1 1
ohmica :ona J J J J J Si
J J k R
J
r R
r J
r I J J
r R
J
I
J J k J J k
r
T DD T GS DS
T DD D
DD
ds D
ds DD
ds D DS o
ds D
DD
D
T DD T GS
ds
=
+
=
+
= = =
+
=
=
.
6-16
Fig. 17. Metodo analitico. NMOS en saturacion.
Suponiendo el MOS en zona de saturacin (ver Fig. 17):
( ) ( )
( )
.
2
2 2
saturacion J J J J J Si
J J kR J R I J J J
J J k J J k I
T DD T GS DS
T DD D DD D D DD DS o
T DD T GS D
=
= = =
= =
Limite entre las regiones de corte y de conduccin:
Cuando V
i
alcanza el valor V
T
, el transistor se situa en el limite entre corte y
conduccion. Dado que V
DS
V
DD
~ V
GS
-V
T
0, el MOSFET se encuentra entre corte y
conduccion en zona de saturacion.
Limite entre las regiones hmica y de saturacin:
ConIorme va aumentando la tension V
i
, la tension de salida V
o
V
DS
va
disminuyendo, y Q acaba alcanzando la zona ohmica. Habra entonces un valor de V
i
para el cual el transistor se encuentra simultaneamente en las dos zonas. En esta
situacion se cumple:
( )
2
2
DS D
T GS DS
T GS D
kJ I
J J J
J J k I
=
=
=
.
Se puede ver que el limite entre la region ohmica y la de saturacion es una
parabola dada por I
D
kV
DS
2
, que aparece representada sobre las caracteristicas de
salida en la Fig. 18.
6-17
Fig. 18. Metodo analitico. Frontera entre :ona ohmica v saturacion en un circuito con
MOSFET canal n en fuente comun (SC).
6.4.2. Interruptor NMOS con resistencia de drenador en dinmica.
Para el estudio del interruptor NMOS en dinamica vamos a considerar C
L
, que
representa la capacidad equivalente debida a las capacidades internas y de la carga
conectada a la salida, por ejemplo, las capacidades debidas a las puertas de otros
transistores conectadas a dicha salida.
Supongamos que se aplica a la entrada un impulso de tension que conmuta
instantaneamente entre dos niveles: V
iL
0 y V
iH
V
DD
, y que C
L
se encuentra
inicialmente cargado a V
DD
. Entonces, V
o
(t 0) V
DD
.
En t 0 se produce la transicion de la entrada desde V
iL
0 hasta V
iH
V
DD
.
Inicialmente el transistor no conduce, y el interruptor trabaja por tanto en el punto A
(ver Fig. 19). Cuando la entrada conmuta al nivel alto V
iH
, el transistor comienza a
conducir. Debido a la capacidad de carga C
L
, la tension de salida V
o
V
DS
no puede
cambiar instantaneamente. Por eso, el punto de trabajo se mueve verticalmente al punto
A' en t 0. A continuacion, y a causa de la corriente absorbida por el transistor, la
tension de salida cae, y el punto de trabajo se mueve a lo largo de la curva caracteristica
V
GS
V
DD
, primero en saturacion entre A' y B', y despues en ohmica, terminando en
estado estacionario en el punto B. Sobre la seal correspondiente a la tension de salida
V
o
se deIine:
Tiempo de bafada o de caida: t
I
t
2
- t
1
. Es el tiempo que tarda la seal en pasar del
90 al 10 de su transicion completa. Tambien se conoce como tiempo de transito
t
THL
. Se puede aproximar este tiempo por la expresion t
I
2,2t
d
, siendo t
d
la
constante de tiempo del circuito que descarga C
L
, y que se obtiene como:
;7
(v
l
=v
uu
, v
o
= v
uS
0)
un1C : (v
l
=0, v
o
v
uu
)
un1C
(v
l
=v
uu
, v
o
= v
uS
0)
un1C
(v
l
=v
uu
, v
o
= v
uS
0)
un1C : (v
l
=0, v
o
v
uu
) un1C : (v
l
=0, v
o
v
uu
)
A88CLA (LlMl1L
CPMlCA-SA1u8AClCn)
A88CLA (LlMl1L
CPMlCA-SA1u8AClCn)
6-18
Fig. 19. Interruptor NMOS con resistencia de drenador en dinamica.
.
) (
1
) (
1
) // (
T DD T GS
ds
L
ds D
ds D
L ds D d
J J k J J k
r
C
r R
r R
C r R
=
+
= =
En t T se produce la transicion de la entrada desde V
iH
V
DD
hasta V
iL
0.
Cuando la entrada conmuta al nivel bajo V
iL
, el transistor pasa a corte (por tanto, I
D
0).
En esta situacion se tiene que V
o
(t T) 0, ya que debido a la capacidad de carga C
L
, la
tension de salida no puede cambiar instantaneamente. Por eso, el punto de trabajo se
mueve verticalmente al punto B' en t T. A continuacion se inicia la carga del
condensador a V
DD
a traves de la resistencia R
D
hasta que se alcanza el punto
estacionario A. Sobre la seal de tension de salida V
o
se deIine:
6-19
Tiempo de subida o de elevacion: t
r
t
4
- t
3
. Es el tiempo que tarda la seal en pasar
del 10 al 90 de su transicion completa. Tambien se conoce como tiempo de
transito t
TLH
. Se puede aproximar este tiempo por la expresion t
r
2,2t
c
, siendo t
c
la
constante de tiempo del circuito que carga C
L
, y que se calcula como: t
c
R
D
C
L
.
6.4.3. Interruptor PMOS con resistencia de drenador en esttica.
En la Iigura 20 se observa un interruptor PMOS, Iormado por un transistor
MOSFET de canal p, con V
T
y k dadas, conectado en Iuente comun (SC), con una
resistencia R
D
de drenador de caida (pull-down)
5
, alimentado con una tension V
DD
~ V
T
.
La tension de entrada V
i
se aplica a la puerta (G) del transistor, y la tension de salida se
toma del drenador (D) del transistor.
En primer lugar observar que la tension Iuente-puerta es igual a la tension de
alimentacion menos la tension de entrada al circuito (V
SG
V
DD
-V
i
). Si suponemos que
se aplica a la entrada una seal de dos niveles V
iL
0 y V
iH
V
DD
-V
T
, el problema
consiste en determinar la tension V
o
de salida en cada caso.
Anlisis grfico: Sobre las curvas caracteristicas de salida se representa la recta de
carga obtenida a partir de la ecuacion de la malla de salida y dada por: V
SD
V
DD
-
I
D
R
D
.
Si la tension de entrada V
i
esta por encima de V
DD
-V
T
, entonces V
SG
V
T
y el
transistor esta al corte. En este caso, el circuito Iunciona en el punto A y la tension
de salida es cero:V
o
0 (ver Fig. 20).
Cuando la tension de entrada V
i
esta por debajo de V
DD
-V
T
, el punto de trabajo se
desplaza hacia arriba a lo largo de la recta de carga. Cuando V
i
0, el circuito
Iunciona en el punto B, el transistor se situa en la region ohmica, y la tension de
salida es alta, generalmente: V
o
V
DD
(ver Fig. 20). En algunos casos, dependiendo
de los parametros del circuito, podria situarse en la region de saturacion.
5
Una resistencia pull-down se coloca entre linea (entrada o salida digital) y masa, y el objetivo es dar a
esa linea (entrada o salida digital) un valor logico de nivel bajo de masa (0V) cuando no hay ninguna
seal conectada.
6-20
Fig. 20. Analisis grafico de un circuito con MOSFET canal p en fuente comun (SC).
Mtodo Analtico: Vamos a determinar la region de Iuncionamiento, y
sustituiremos el dispositivo por el modelo lineal correspondiente.
Fig. 21. Metodo analitico. PMOS en corte.
o Si V
i
V
iH
V
SG
V
T
Q Corte (OFF) (Fig. 21).
Como I
D
0 V
o
0.
o Si V
i
V
iL
0 V
SG
~ V
T
Q Conduccin (ON).
Se pueden producir dos casos:
;7 : Ln 8LC. CPMlCA
(C Ln SA1u8AClCn)
(v
l
= 0, v
o
v
uu
)
un1C : CC81L
(v
l
= v
uu
, v
o
0)
v
SC
=v
uu
un1C : Ln 8LC. CPMlCA
(C Ln SA1u8AClCn)
(v
l
= 0, v
o
v
uu
)
un1C : Ln 8LC. CPMlCA
(C Ln SA1u8AClCn)
(v
l
= 0, v
o
v
uu
)
un1C : CC81L
(v
l
= v
uu
, v
o
0)
un1C : CC81L
(v
l
= v
uu
, v
o
0)
v
SC
=v
uu
6-21
Fig. 22. Metodo analitico. PMOS en ohmica.
Suponiendo el MOS en zona hmica (ver Fig. 22):
( ) ( )
( )
.
1
1 1
ohmica :ona J J J J J J J Si
J J k R
J
J
r R
r J
J r I J J
r R
J
I
J J k J J k
r
T DD T SG o DD SD
T DD D
DD
DD
ds D
ds DD
DD ds D DD o
ds D
DD
D
T DD T SG
ds
= =
+
=
+
= =
+
=
=
Fig. 23. Metodo analitico. PMOS en saturacion.
Suponiendo el MOS en zona de saturacin (ver Fig. 23):
( ) ( )
( )
.
2
2 2
saturacion J J J J J J J Si
J J kR R I J
J J k J J k I
T DD T SG o DD SD
T DD D D D o
T DD T SG D
= =
= =
= =