Está en la página 1de 3

UNIVERSIDAD MAYOR DE SAN ANDRES

FACULTAD DE TECNOLOGIA
ELECTRONICA Y TELECOMUNICACIONES

LABORATORIO DE DIGITAL II
LAB. No. 2 El Basculador SR
Docente: Edwin Alave A.
Email: edwinalave@hotmail.com

OBJETIVO.- Implementar circuitos básicos de memoria con los biestables, denominados basculadores
(Latches o cerrojos)

EQUIPOS Y MATERIALES
- Voltímetro
- Fuente de poder de 5 Vcd (de computadora)
- C.I. 74LS00, 74LS02, 74LS08, 74LS11 y 74LS27
- Resistencias con el 5% de tolerancia
- Diodos Led’s
MARCO TEORICO.-
Sólo posee las entradas S y R. Se compone internamente de dos puertas lógicas NAND o NOR, según se
muestra en las figuras. Además de las entradas S y R, posee una entrada E de sincronismo cuya misión es la
de permitir o no el cambio de estado del biestable.
Los Flip-Flop o Biestable, como también se le conoce, son circuitos secuénciales constituidos por puertas
lógicas capaces de almacenar un bit, que es la información binaria más elemental.
Un biestable (flip-flop en inglés), es un multivibrador capaz de permanecer en uno de dos estados posibles
durante un tiempo indefinido en ausencia de perturbaciones. Esta característica es ampliamente utilizada en
electrónica digital para memorizar información. El paso de un estado a otro se realiza variando sus entradas.
Dependiendo del tipo de dichas entradas los biestables se dividen en:
 Asíncronos: sólo tienen entradas de excitación. El más empleado es el biestable RS.
 Síncronos: además de las entradas de excitación posee una entrada de sincronismo o de reloj. Si las
entradas de excitación dependen de la de sincronismo se denominan síncronas y en caso contrario
asíncronas. Por lo general, las entradas de control asíncronas prevalecen sobre las síncronas.

La entrada de sincronismo puede ser activada por nivel (alto o bajo) o por flanco (de subida o de bajada).
Dentro de los biestables síncronos activados por nivel están los tipos RS y D, y dentro de los activos por
flancos los tipos JK, T y D.

PREINFORME.- Implementar los siguientes circuitos basculadores, con compuestas lógicas, y


completar con su respectivo marco teórico para cada uno de los puntos en forma
detallada.
Tabla 1 y 2
1.- El circuito es un Latch SR – NOR con compuertas de control. R S E Qt Qt+1
a) Completar su tabal de verdad. 0 0 0 0
b) Dibujar su diagrama de tiempos 0 0 0 1
c) Graficar su diagrama funcional del circuitos 0 0 1 0
0 0 1 1
S 0 1 0 0
Q 0 1 0 1
0 1 1 0
E 0 1 1 1
1 0 0 0
Q 1 0 0 1
1 0 1 0
R
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
2.- El circuito es un Latch SR – NAND con compuertas de control.
a) Completar su tabla de verdad Grafica 1 y 2
b) Graficar su diagrama funcional E
c) Graficar su diagrama de tiempos t
S
S
t
Q R

E
Q
Q t
¯
Q
R
t

Pr
3.- El circuito es un basculador con entradas de control
a) Realizar la tabla de verdad S
b) Graficar su diagrama funcional Q
c) Graficar su diagrama de tiempos con E=1
E
4.- El circuito es otro basculador con entradas de control
a) Realizar la tabla de verdad Q
b) Graficar su diagrama funcional R
c) Graficar su diagrama de tiempos con E=1 Pr
Cl

Q
S

R Q

Cl
Tabla 3 y 4
CL PR E S R Qt+1
Grafica 3 y 4 0 0 0 0 0
PR 0 0 0 0 1
t 0 0 0 1 0
CL 0 0 0 1 1
0 0 1 0 0
t 0 0 1 0 1
S 0 0 1 1 0
t 0 0 1 1 1
R 0 1 0 0 0
0 1 0 0 1
0 1 0 1 0
Q
0 1 0 1 1
t 0 1 1 0 0
¯
Q 0 1 1 0 1
t 0 1 1 1 0
0 1 1 1 1
1 0 0 0 0
5.- El circuito es un eliminador de rebotes, implementado a un 1 0 0 0 1
circuito contador binario. Desarrollar la teoría del eliminador 1 0 0 1 0
de rebotes en el pre informe, investigando en textos y dibujar 1 0 0 1 1
el diagrama de tiempos en las salidas del C.I. .7493 1 0 1 0 0
1 0 1 0 1
Vcc
1 0 1 1 0
R 1 0 1 1 1
Q 1 1 0 0 0
R0(1)
CPA
7493 1 1 0 0 1
R0(2)
CPB 1 1 0 1 0
QD QC QB QA 1 1 0 1 1
1 1 1 0 0
1 1 1 0 1
C/R= 220 1 1 1 1 0
R
1 1 1 1 1
Vcc

TRABAJO DE LABORATORIO.-
Verificar los circuitos propuestos comprobando las salidas con leds, resistencias y utilizando conmutadores o
(trainers)

BIBLIOGRAFIA.-

ELECTRÓNICA DIGITAL MODERNA ANGULO J.


SISTEMAS DIGITALES TOCCI R.
SISTEMAS ELECTRONICOS DIGITALES ENRIQUE MANDADO

También podría gustarte