Está en la página 1de 6

UNIVERSIDAD DE LAS FUERZAS ARMADAS – ESPE

DEPARTAMENTO DE ELÉCTRICA Y ELECTRÓNICA

MATERIA: SISTEMAS BASADOS EN MICROCONTROLADOR

TAREA N° 1

TEMA: Sumador Restador Binario


NOMBRE:

Narváez Bryan

NRC: 9966

DOCENTE: Ing. MARCELO URBINA GAMBOA

FECHA: 07/11/2021

SANGOLQUÍ – 2021
1. TÍTULO.
SUMADOR RESTADOR BINARIO

2. OBJETIVO GENERAL.

• Diseñar y realizar la implementación virtual de un circuito sumador restador,


utilizando circuitos de mediana y baja escala.

3. OBJETIVOS ESPECÍFICOS.

• Desarrollar la descripcion correspondiente al sumador restador binario


considerando las distintas combinaciones que existen para la suma y resta.

• Simular adecuadamente los circuitos utilizando el software de simulación Logisim

4. MARCO TEÓRICO.

Los sumadores son indispensables, su uso se adapta a diversas y variadas aplicaciones.


Como en sistemas digitales que procesas datos numéricos.
Un semi-sumador admite dos dígitos binarios en sus entradas y genera dos dígitos binarios
en sus salidas: un bit de suma y un bit de acarreo. (Floyd, 2006)

Figura 1. Símbolo lógico de un semisumador (Floyd, 2006)

Figura 2. Tabla de verdad de un semisumador (Floyd, 2006)


Figura 3. Diagrama Lógico de un Semisumador (Floyd, 2006)

Un sumador completo acepta dos bits de entrada y un acarreo de entrada, y genera una
salida de suma y un acarreo de salida.

Figura 4. Símbolo de un sumador completo (Floyd, 2006)

Figura 5. Tabla de verdad de un sumador completo (Floyd, 2006)


Figura 6. Circuito lógico de un sumador Completo (Floyd, 2006)

• Sumador de cuatro bits


Para su elaboración se consideran dos sumadores de 4 bits conectados en cascada de la
siguiente manera

Figura 7. Sumador de 4 bits (Floyd, 2006)


Para elabora un restado se emplea el concepto de complemento a dos, tal que -B=B’ +1,
de modo que en un sumador ingresa A-B, con A para la entrada A, -B ingresa con
negadores 74LS04, y el acarreo de entrada siempre está a 1. Con ese concepto podemos
generar diferentes operaciones como -A+B o -A-B.

5. PLANTEAMIENTO DEL PROBLEMA.

Para este deber se tienen dos dígitos de entrada A y B de 4 bits cada uno, donde su bit
más significativo es el bit de signo. Tal que las operaciones pueden ser A+B, A-B, -
A+B, y -A-B. De manera que se ha decidido emplear el bit de signo en alto para indicar
signo negativo, y en bajo para indicar signos positivos.

6. DIAGRAMA DE BLOQUES.
Figura 8. Diagrama de bloques realizado del sumador de 8 bits.

Para describir el modelo del circuito, se puede describir como 3 etapas.


La primera en la cual se hacer recepción de los números de los cuales se ingresa
considerando su bit de signo en el más significativo.
Luego de ello se unen los números y se suma o se resta considerando su condición de
jerarquía y realizar sus operaciones lógicas.
Considerando ello lanza el resultado de sus operaciones y lanzara su resultado con bit de
signo incluido, en caso necesario que exista un sobrepaso, el bit se lanzara informando su
inconveniente

7. DISEÑO.
Circuito del Sumador - Restador

Figura 9. Sumador/Retador de 4bits


8. CAPTURAS DE SIMULACIÓN.

9. ANÁLISIS DE RESULTADOS.

El circuito digital sumador realiza la suma aritmética de dos números enteros positivos o se utiliza en todas
las situaciones de suma, generalmente descritas en notación de posición binaria, aunque se pueden
desarrollar sumadores para otros formatos de descripción digital. Por ello, se han desarrollado muchas
estructuras para buscar mejorar el rendimiento del circuito y lograr un equilibrio entre su tamaño y
velocidad.

10. CONCLUSIONES.
• Durante la resolución de los problema, existió confusión al realizar la simulación en Logisim, esto
debido a que, para la resta, utilizamos la conversión del código en complemento a 2 resultante, al
código binario normal. Pues para ciertos ejemplos el bit de acarreo se activaba erróneamente.
11. RECOMENDACIONES.
• Principalmente para la implementación del circuito en el simulador debemos comprobar la
funcionalidad de los componentes a utilizar, es decir verificar que componentes nomas disponemos
en el simulador
12. BIBLIOGRAFÍA.
• J.Tocci, R. (2007). Sistemas Digitales (10.a ed.). Pearson Educación.
• “Sistemas digitales”. Recuperado desde: https://doi.org/10.1177/0269881118806297

También podría gustarte