Documentos de Académico
Documentos de Profesional
Documentos de Cultura
TAREA N° 1
Narváez Bryan
NRC: 9966
FECHA: 07/11/2021
SANGOLQUÍ – 2021
1. TÍTULO.
SUMADOR RESTADOR BINARIO
2. OBJETIVO GENERAL.
3. OBJETIVOS ESPECÍFICOS.
4. MARCO TEÓRICO.
Un sumador completo acepta dos bits de entrada y un acarreo de entrada, y genera una
salida de suma y un acarreo de salida.
Para este deber se tienen dos dígitos de entrada A y B de 4 bits cada uno, donde su bit
más significativo es el bit de signo. Tal que las operaciones pueden ser A+B, A-B, -
A+B, y -A-B. De manera que se ha decidido emplear el bit de signo en alto para indicar
signo negativo, y en bajo para indicar signos positivos.
6. DIAGRAMA DE BLOQUES.
Figura 8. Diagrama de bloques realizado del sumador de 8 bits.
7. DISEÑO.
Circuito del Sumador - Restador
9. ANÁLISIS DE RESULTADOS.
El circuito digital sumador realiza la suma aritmética de dos números enteros positivos o se utiliza en todas
las situaciones de suma, generalmente descritas en notación de posición binaria, aunque se pueden
desarrollar sumadores para otros formatos de descripción digital. Por ello, se han desarrollado muchas
estructuras para buscar mejorar el rendimiento del circuito y lograr un equilibrio entre su tamaño y
velocidad.
10. CONCLUSIONES.
• Durante la resolución de los problema, existió confusión al realizar la simulación en Logisim, esto
debido a que, para la resta, utilizamos la conversión del código en complemento a 2 resultante, al
código binario normal. Pues para ciertos ejemplos el bit de acarreo se activaba erróneamente.
11. RECOMENDACIONES.
• Principalmente para la implementación del circuito en el simulador debemos comprobar la
funcionalidad de los componentes a utilizar, es decir verificar que componentes nomas disponemos
en el simulador
12. BIBLIOGRAFÍA.
• J.Tocci, R. (2007). Sistemas Digitales (10.a ed.). Pearson Educación.
• “Sistemas digitales”. Recuperado desde: https://doi.org/10.1177/0269881118806297