Está en la página 1de 10

LABORATORIO VIRTUAL DE ARQUITECTURA

DE COMPUTADORES
PROFESOR: Mgs. Mauro Rosas Lara
GRUPO No. 06
INTEGRANTES: Erick Riofrio, Alvaro López, Anthony Chamorro, Ammy Yugcha,
David Yascaribay, Jordan Paida, Leandro Arguello, Pablo Sanchez
PARALELO: SI3-002
FECHA: 1/07/2021
PRÁCTICA No. 2
Nombre de la práctica:
Diseño de un sumador de 4
bits
Objetivos:
• Diseñar y simular un sumador de 4 bits
• Diseñar y simular un restador de 4 bits
EQUIPO:
Compuertas AND 74ls08, Compuertas OR 74ls32, 4-Bit Binary 74ls83, LogicProbe
(BIG), LogicState, Compuertas XOR 74LS386, 4-Bit Magnitude Comparator 74LS85.

TRABAJO PREPARATORIO:
* En el primer simulador de circuito utilizamos las siguientes herramientas,
siendo estas: 4-Bit Binary 74ls83, LogicState y los LogicProbe (BIG);
procediendo a armar el circuito, uniendo de manera correcta las compuertas
con los LogicState y asi mismo con los LogicProbe (BIG), mediante la
simulación comprobar que el circuito funcione de manera correcta.

* En el primer simulador de circuito utilizamos las siguientes herramientas,


siendo estas: Compuertas XOR 74LS386, LogicProbe (BIG), LogicState y
4-Bit Magnitude Comparator 74LS85; procediendo a armar el circuito,
uniendo de manera correcta las compuertas XOR con los LogicState y asi
mismo con los LogicProbe (BIG), junto con 4-Bit Magnitude Comparator
74LS85, mediante la simulación comprobar que el circuito funcione de manera
correcta.

PROCEDIMIENTO:
1. Armar en el simulador el sumador de 4 bits utilizando celdas FA (full adder) en
subcircuitos, probar el funcionamiento y realizar la captura de pantalla del
simulador.
2. Armar en el simulador el restador de 4 bits utilizando celdas FA (full adder) en
subcircuitos, probar el funcionamiento y realizar la captura de pantalla del
simulador.

CUESTIONARIO
1. Consultar como funciona el restador binario.

La resta o sustracción binaria es otra de las operaciones aritméticas comunes


realizadas en las computadoras. El número de arriba se le denomina minuendo
y al de abajo sustraendo, el resultado de la operación será diferencia.
Reglas de sustracción:

0-0 = 0
1-0 =1
1-1=0
0-1 = 0 (se toma 1; se llama borrow)

El borrow es un concepto analógico al carry de la suma. Estas reglas permiten


la resta de dos números cualesquiera, siempre que el minuendo sea mayor que

el sustraendo.

La operación en un semirestador, se lo puede resumir mediante las cinco


ecuaciones booleanas Di=A·B(neg)+A(neg)·B= A(xor)B (diferencia)
Bi=A(neg).B (borrow), el objeto de esta operación es ilustrar el manejo de los
préstamos y plantear la necesidad de un restador completo de dos bits que
tenga como entradas, el minuendo, el sustraendo y el préstamo anterior y
ofrezca como salidas, la diferencia y el préstamo, si existe.

Tabla funcional
Minuendo Sustraendo Resta Préstamo
A B R P0
0 0 0 0
0 1 1 1
1 0 1 0
1 1 0 0

La operación resta se realiza por medio de la O exclusiva. SI no se considera el


préstamo de entrada, entonces se tendrá el semirestador(S-R):
R(A, B) = A⊕B
P0= ĀB
2. Consultar el funcionamiento del C.I. 74ls83.

* ¿Qué es 74LS83 Sumador Binario?

74LS83 Sumador Binario o SN74LS83N es un circuito integrado “CI”


de 4 Bit con acarreo rápido y encapsulado DIP-16.  El 74LS83 tiene
cuatro etapas independientes de circuitos sumadores completos en un
solo paquete. Se usa comúnmente en aplicaciones donde están
involucradas operaciones aritméticas.

* ¿Para qué sirve el 74LS83 Sumador Binario?

Sirve para realizar distintas prácticas de electrónica, ya que es un


sumador completo binario de 4 bits de alta velocidad con acarreo
interno; acepta 2 palabras binarias de 4 bits (A1 – A4, B1 – B4) y una
entrada de acarreo (C0). Genera una suma de salida binaria (R1 – R4) y
una salida de acarreo (C4) desde el bit de mayor significado. El LS83
opera con operandos activos en alto o activos en BAJO (lógica positiva
o negativa).

* Especificaciones y Características
▪ Modelo 74LS83
▪ Tipo: TTL
▪ Familia: LS
▪ Tipo de lógica: Sumador
▪ Tipo de sumador: Binario
▪ Núm. de bits: 4-bits
▪ Voltaje Max.: 5.25 V
▪ Voltaje Min.: 4.75 V
▪ Corriente: 4 a 8 mA
▪ Temperatura Max.:70 °C
▪ Temperatura Min.:0 °C
▪ Pines: 16
▪ Tipo de encapsulado: DIP
▪ Medidas: 4.2 x 19.81 x 6.35 mm

* ¿Cómo funciona el 74LS83 Sumador Binario?

El 74LS83 cuenta con una implementación de ripple-carry. La lógica del


sumador, incluido el carry, se implementa en su forma verdadera, lo que
significa que el logrado sin necesidad de inversión lógica o de nivel.
El 74LS83 es una de alta velocidad binaria 4-Bit con la serpiente llena interno
realizar búsqueda hacia delante. Se acepta dos palabras de 4 bits binarios (A1
-A4, B1 -B4) y una Acarreo de entrada (C0). Genera las salidas binarias y la
transferencia de salida desde el bit más significativo.
3. Dibujar el circuito lógico para un sumador de 8 bits usando C.Is 74ls83

Bibliografía
Binarios, A. y. (s.f.). Recuperado el Junio de 2021, de
http://www.etitudela.com/profesores/jmng/digital/downloads/icircuitosaritmeti
cos.pdf
Álavaro Miguel A, N. H. (2016). Circuito sumador de cuatro bits utilizando el circuito
integrado 7483. Universidad del Átaltico.
R, R., & Fuentes R, P. (s.f.). Circuitos logicos Combinatorios.
http://azul2.bnct.ipn.mx/academia/apuntes/sumadores_restadores(wpd).pdf.
Recuperado el Junio de 2021, de
http://azul2.bnct.ipn.mx/academia/apuntes/sumadores_restadores(wpd).pdf
Conbinatoria, L. S. (s.f.). Universidad Autonoma del Estado de Mexico. Recuperado el
Junio de 2021, de
http://ri.uaemex.mx/bitstream/handle/20.500.11799/70060/secme-35753_1.pdf
?sequence=1&isAllowed=y
COMENTARIOS Y CONCLUSIONES
▪ Comentarios

a. Se pudo observar la complejidad del la práctica al momento de


armar un circuito, puede resultar algo confuso al momento de
plantear el circuito y el Subcircuit mode, dificultándose al momento
de encapsular un circuito dentro del Subcircuit mode.
b. Al tener una herramienta de simulación podemos acelerar el
entendimiento de los diversos componentes utilizados lo cual nos
beneficiara al probar con el modelo físico por tener familiaridad con
su funcionamiento.
c. EL diseño de un subcircuito resulta mucho mejor que realizar una
cantidad de circuitos exagerada.

▪ Conclusiones

a. Mediante Subcircuit mode se espera simplificar a simple vista la


construcción de los circuitos, sumadores y restadores de 4 bits, junto
con el de 8 bits que se pedía en el cuestionario.
b. De igual manera gracias a la investigación hemos podido descubrir de
mejor manera el respectivo funcionamiento de un restador y del
sumador binario 74LS83 TTL.
c. Para concluir con esta práctica realizamos el diseño e implementación
de un circuito codificador virtual, de esta manera aplicar la teoría
propuesta en el video sobre compuertas lógicas y afianzar
conocimientos prácticos.
UNIVERSIDAD CENTRAL DEL ECUADOR
FACULTAD DE INGENIERÍA Y CIENCIAS APLICADAS
SISTEMAS DE LA INFORMACION
INFORME DE ARQUITECTURA DE COMPUTADORES

Integrantes:
Erick Riofrio, Alvaro López, Anthony Chamorro, Ammy Yugcha, David Yascaribay, Jordan
Paida, Leandro Arguello, Pablo Sanchez.
Curso: Fecha:
SIS3-002 01/07/2021
Tema:
Diseño de un sumador de 4 bits

Objetivo General

Aprender a diseñar, circuitos electrónicos; usando la plataforma de simulación Proteus; para


aprender como es el funcionamiento que estos realizan en nuestro computador.

Objetivos Específicos

▪ Aprender sobre el diseño y simular un sumador de 4 bits.


▪ Aprender sobre el diseño y simular un restador de 4 bits.
▪ Aprender la manera de implementar un subcircuit en la plataforma Proteus.

Descripción del Proyecto

1. Instalar el proteus.
2. Abrir un nuevo proyecto.
3. Buscar las compuertas lógicas que vamos a usar en ambos circuitos
4. Comenzar a armar los circuitos.
5. Simplificar el circuito en un Subcircuit mode.
6. Comprobar que funcione de manera correcta ambos circuitos.

Infraestructura del Computador

● Disco duro de 1TB.


● Sistema operativo Windows 10 pro 64 bits.
● Proteus Version 8.5 para 64 bits.
● Memoria Ram de 8 GB
● Procesador Intel Core i7 2da Generación.
● Microsoft Office 2013.
Alcance del Proyecto

Este proyecto está dirigido a personas con el suficiente conocimiento en la aplicación proteus, y
además que manejen de manera correcta y funcional, en conjunto sepa dominar los
conocimientos requeridos al momento armar el circuito y ponerlo en funcionamiento, de
manera que no se le complique y ni le parezca tedioso a la persona o al usuario que realice tal
proyecto.

Limitaciones

I. No conocer la funcionalidad de la aplicación proteus, impidiendo realizar de una manera


correcta el proyecto.
II. No contar con el sistema operativo de Windows para descargar el programa.
III. Que el computador no disponga de los requisitos mínimos que requiere el programa para
ejecutarse.
IV. No conocer de manera correcta como implementar los sumadores y restadores al
momento de armar el circuito.
V. No saber encapsular de manera correcta el circuito en el Subcircuit mode.

Conclusiones y Recomendaciones
Conclusiones:

a. Se concluye que, los circuitos sumadores a pesar de resolver un problema simple de


aritmética son un elemento muy útil y base para programar subsiguientes circuitos de
memorias y procesadores numéricos de datos. Permiten determinar registros y por tanto
el análisis de procesos repetidos.
b. En conclusión, se puede decir que el sumador y restador son casi iguales, solo que en el
restador se agrega 4-Bit Binary 74ls83, para que pueda realizar la función de resta
correctamente.
c. Se concluye que el sistema binario, es de gran utilidad y aporte; a la hora de construir
circuitos lógicos. Además de entender su función principal.

Recomendaciones:

a. Se recomienda, aprender sobre el funcionamiento de un componente tan importante


como lo es el subcircuit; ya que esto ayudara a que nuestros circuitos estén mejor
realizados.
b. Se prioriza tener un conocimiento básico de como manejar la herramienta de proteus,
además de saber lo indispensable acerca de los circuitos para poder facilitar la actividad.
c. Adquirir conocimiento con más prácticas de este tipo para solventar ciertas dudas del
proceso de armado y funcionamiento de los circuitos, probando más puertas lógicas
necesarias para próximos y avanzados proyectos.

Bibliografía

Binarios, A. y. (s.f.). Recuperado el junio de 2021, de


http://www.etitudela.com/profesores/jmng/digital/downloads/icircuitosaritmeticos.pdf
Álavaro Miguel A, N. H. (2016). Circuito sumador de cuatro bits utilizando el circuito
integrado 7483. Universidad del Átaltico.
R, R., & Fuentes R, P. (s.f.). Circuitos logicos Combinatorios.
http://azul2.bnct.ipn.mx/academia/apuntes/sumadores_restadores(wpd).pdf. Recuperado
el junio de 2021, de
http://azul2.bnct.ipn.mx/academia/apuntes/sumadores_restadores(wpd).pdf
Conbinatoria, L. S. (s.f.). Universidad Autonoma del Estado de Mexico. Recuperado el junio de
2021, de
http://ri.uaemex.mx/bitstream/handle/20.500.11799/70060/secme-35753_1.pdf?sequenc
e=1&isAllowed=y

Firma integrantes

Leandro Arguello Pablo Sánchez


0605407725 1723088322

David Yascaribay
1725617730

Ammy Yugcha
1721588042

Erick Riofrio
1750587113

Anthony Chamorro
1751388776
Álvaro López
1726267832

Jordan Paida
1727089292

También podría gustarte