Documentos de Académico
Documentos de Profesional
Documentos de Cultura
DE COMPUTADORES
PROFESOR: Mgs. Mauro Rosas Lara
GRUPO No. 06
INTEGRANTES: Erick Riofrio, Alvaro López, Anthony Chamorro, Ammy Yugcha,
David Yascaribay, Jordan Paida, Leandro Arguello, Pablo Sanchez
PARALELO: SI3-002
FECHA: 1/07/2021
PRÁCTICA No. 2
Nombre de la práctica:
Diseño de un sumador de 4
bits
Objetivos:
• Diseñar y simular un sumador de 4 bits
• Diseñar y simular un restador de 4 bits
EQUIPO:
Compuertas AND 74ls08, Compuertas OR 74ls32, 4-Bit Binary 74ls83, LogicProbe
(BIG), LogicState, Compuertas XOR 74LS386, 4-Bit Magnitude Comparator 74LS85.
TRABAJO PREPARATORIO:
* En el primer simulador de circuito utilizamos las siguientes herramientas,
siendo estas: 4-Bit Binary 74ls83, LogicState y los LogicProbe (BIG);
procediendo a armar el circuito, uniendo de manera correcta las compuertas
con los LogicState y asi mismo con los LogicProbe (BIG), mediante la
simulación comprobar que el circuito funcione de manera correcta.
PROCEDIMIENTO:
1. Armar en el simulador el sumador de 4 bits utilizando celdas FA (full adder) en
subcircuitos, probar el funcionamiento y realizar la captura de pantalla del
simulador.
2. Armar en el simulador el restador de 4 bits utilizando celdas FA (full adder) en
subcircuitos, probar el funcionamiento y realizar la captura de pantalla del
simulador.
CUESTIONARIO
1. Consultar como funciona el restador binario.
0-0 = 0
1-0 =1
1-1=0
0-1 = 0 (se toma 1; se llama borrow)
el sustraendo.
Tabla funcional
Minuendo Sustraendo Resta Préstamo
A B R P0
0 0 0 0
0 1 1 1
1 0 1 0
1 1 0 0
* Especificaciones y Características
▪ Modelo 74LS83
▪ Tipo: TTL
▪ Familia: LS
▪ Tipo de lógica: Sumador
▪ Tipo de sumador: Binario
▪ Núm. de bits: 4-bits
▪ Voltaje Max.: 5.25 V
▪ Voltaje Min.: 4.75 V
▪ Corriente: 4 a 8 mA
▪ Temperatura Max.:70 °C
▪ Temperatura Min.:0 °C
▪ Pines: 16
▪ Tipo de encapsulado: DIP
▪ Medidas: 4.2 x 19.81 x 6.35 mm
Bibliografía
Binarios, A. y. (s.f.). Recuperado el Junio de 2021, de
http://www.etitudela.com/profesores/jmng/digital/downloads/icircuitosaritmeti
cos.pdf
Álavaro Miguel A, N. H. (2016). Circuito sumador de cuatro bits utilizando el circuito
integrado 7483. Universidad del Átaltico.
R, R., & Fuentes R, P. (s.f.). Circuitos logicos Combinatorios.
http://azul2.bnct.ipn.mx/academia/apuntes/sumadores_restadores(wpd).pdf.
Recuperado el Junio de 2021, de
http://azul2.bnct.ipn.mx/academia/apuntes/sumadores_restadores(wpd).pdf
Conbinatoria, L. S. (s.f.). Universidad Autonoma del Estado de Mexico. Recuperado el
Junio de 2021, de
http://ri.uaemex.mx/bitstream/handle/20.500.11799/70060/secme-35753_1.pdf
?sequence=1&isAllowed=y
COMENTARIOS Y CONCLUSIONES
▪ Comentarios
▪ Conclusiones
Integrantes:
Erick Riofrio, Alvaro López, Anthony Chamorro, Ammy Yugcha, David Yascaribay, Jordan
Paida, Leandro Arguello, Pablo Sanchez.
Curso: Fecha:
SIS3-002 01/07/2021
Tema:
Diseño de un sumador de 4 bits
Objetivo General
Objetivos Específicos
1. Instalar el proteus.
2. Abrir un nuevo proyecto.
3. Buscar las compuertas lógicas que vamos a usar en ambos circuitos
4. Comenzar a armar los circuitos.
5. Simplificar el circuito en un Subcircuit mode.
6. Comprobar que funcione de manera correcta ambos circuitos.
Este proyecto está dirigido a personas con el suficiente conocimiento en la aplicación proteus, y
además que manejen de manera correcta y funcional, en conjunto sepa dominar los
conocimientos requeridos al momento armar el circuito y ponerlo en funcionamiento, de
manera que no se le complique y ni le parezca tedioso a la persona o al usuario que realice tal
proyecto.
Limitaciones
Conclusiones y Recomendaciones
Conclusiones:
Recomendaciones:
Bibliografía
Firma integrantes
David Yascaribay
1725617730
Ammy Yugcha
1721588042
Erick Riofrio
1750587113
Anthony Chamorro
1751388776
Álvaro López
1726267832
Jordan Paida
1727089292