Está en la página 1de 11

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

SUMADOR DE 4 BITS
LABORATORIO DE CIRCUITOS
DIGITALES
FACULTAD DE INGENIERIA ELECTRONICA Y ELECTRICA

PROFESOR:
ING. JOS VIDAL HUARCAYA

INTEGRANTES:
AVILA RODRIGUEZ, LEIDY
CRDOVA LAITHER, HANNAMILE DEL ROSARIO
HUAYHUAPUMA GONZAGA, ERICK
TORRES NAPN, JAZMIN MADELEINE

SUMADOR DE 4 BITS

SUMADOR DE 4 BITS
INTRODUCCIN
Para comprender el funcionamiento de los circuitos sumadores el
sustento terico es importante ya que nos enriquece de manera en que
la mayora de nuestras dudas se disipan, y poder as realizar la
experiencia con una previa preparacin y conocimiento.
Una de las primeras aplicaciones de los sistemas digitales (circuitos
sumadores) la vemos en nuestra vida diaria, cuando cualquier persona
utiliza un aparato electrnico que realice operaciones matemticas; por
ejemplo: una caja registradora, una calculadora, un computador. Todos
los sistemas digitales tienen algo en comn, un circuito lgico que
simula las operaciones de suma, resta, multiplicacin, todos estn
construidos con compuertas lgicas, y en su diseo se emplearon tablas,
mapas, Max trminos, mini trminos y el mtodo del tabulado; temas
que son necesarios conocer y definiciones que debieron ser
comprendidos. Y es que un circuito sumador es aquel sobre el cual se
basan las dems operaciones como la resta y la multiplicacin; existen
diversos tipos de sumadores, como lo son: semisumador, sumador
completo y entre otros.
Los temas y definiciones obtenidas del primer laboratorio se
complementan con los conocimientos ahora adquiridos, y que son
expuestos en este informe para que al momento de realizar la
experiencia, de circuitos sumadores, sea ms sencilla

FIEE-UNMSM

SUMADOR DE 4 BITS
OBJETIVOS
Construir en el protoboard el circuito dado en la gua N2 y probar un
circuito sumador de 4 bits, y realizar sumas y restas de nmeros binarios
con el uso del circuito integrado 7483.
Identificar y conocer las partes del circuito integrado (7483) usado en la
experiencia.

FUNDAMENTO TERICO
Los sumadores son circuitos importantes para cualquier sistema digital
en el que se procesen datos numricos.
La suma binaria tiene reglas bsicas como podemos observar a
continuacin.
0+0=0
0+1=1
1+0=1
1+1=1
0
No es posible obtener un resultado de suma de 2 bits ya que estamos
sumando nmeros con 1 bit.
Esto quiere decir que la salida de un sumador no es solo el valor de la
suma, sino tambin es probable que exista acarreo.

SEMISUMADOR
El semisumador es un circuito digital que efecta la suma binaria de los
dos dgitos de entrada, proporcionando en su salida el resultado de la
suma y el posible acarreo (carry) producido.
Su representacin esquemtica es la siguiente:

FIEE-UNMSM

SUMADOR DE 4 BITS
Donde sus terminales representan:
S: resultado de la suma binaria de los dos dgitos.
C: acarreo de salida.
a y b: dgitos a sumar.
La tabla de verdad que representa su funcionamiento, corresponde a la siguiente tabla:

Entradas
a b
0
0
1
1

0
1
0
1

Salidas
S C
0
1
1
0

0
0
0
1

De la tabla podemos concluir que:

S=a .b+ a . b=a b


C=a . b
Por lo que su circuito sumador ser:

SUMADOR COMPLETO
El circuito sumador es un circuito aritmtico que efecta la suma binaria
de los dos dgitos de entrada con el acarreo de entrada procedente de la
etapa anterior. Posee, por tanto, las mismas salidas S y C que el
semisumador, pero tiene una entrada ms como lo podemos observar en
la siguiente imagen.

FIEE-UNMSM

SUMADOR DE 4 BITS

La siguiente tabla muestra su tabla de verdad.


Entrada
Ca a b
0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1

Salida
S C
0
1
1
0
1
0
0
1

0
0
0
1
0
1
1
1

Las ecuaciones de este circuito son las siguientes:

De donde obtenemos el siguiente circuito sumador:

FIEE-UNMSM

SUMADOR DE 4 BITS
Existen circuitos comerciales que realizan la suma binaria de un bit (7480), de
dos bits (7482), y de cuatro bits (7483).
CARACTERSTICAS DEL SUMADOR DE 4 BITS 7483:
Es un sumador completo que ejecuta la suma de dos nmeros binarios
de cuatro bits. Hay salida de suma por cada bit y el acarreo resultante
(C4), se obtiene del cuarto bit.
Est diseado para velocidades medias-altas de funcionamiento, con bits
mltiples de suma en paralelo y acarreo en serie.

Tensin de alimentacin----------------------------------------------4,5V a
5,25V.
Temperatura de funcionamiento-----------------------------------0 a 70C.
Cargabilidad de salida normalizada C4----------------------------5 U.L.
Cargabilidad de las salidas de suma--------------------------------10 U.L.
Tensin de entrada alta mnima-------------------------------------2V.
Tensin de entrada de alta mxima---------------------------------0,8V.

DESARROLLO
Utilizando el Protoboard, conecte el circuito integrado como se muestra
en la figura. Las entradas se conectan directamente a los interruptores y
las salidas a los Leds.

Polarice el circuito sumador. Conecte el terminal Vcc del CI a +5v y el


terminal de tierra a GND del Protoboard.
5

FIEE-UNMSM

SUMADOR DE 4 BITS

Utilizando el circuito, realizar cinco sumas de nmeros positivos. En la


siguiente tabla (a) escribir en el formato decimal los nmeros que se van
a sumar y el resultado, tal como se indica en la segunda fila de la tabla.
En la tabla (b), convertir a binario los nmeros anotados en las columnas
A, B y Cin de la tabla (a), segn corresponda. El resultado obtenido del
circuito, escribirlo en las columnas Cout y .

A
8
9
11
12
10
7

B
7
5
3
1
6
11

Cin
1
0
1
0
1
0

16
14
15
13
17
18

A
1000
1001
1011
1100
1010
0111

B
0111
0101
0011
0001
0110
1011

Cin
1
0
1
0
1
0

Cout

1 0000
0 1110
0 1111
0 1101
1 0001
1 0010

FIEE-UNMSM

SUMADOR DE 4 BITS

Realice seis operaciones de resta en complemento a 1 utilizando la


forma A-B=. Donde B es el complemento a 1 de B. Resuelva la tabla
(a) como se indica en el ejemplo de la segunda lnea. En la tabla (a)
escribir los nmeros que se van a restar en el formato decimal. En la
tabla (b) escribir los nmeros en binario, segn lo indique la columna
correspondiente. El resultado obtenido del circuito se anota en la cuarta
columna de la tabla (b). El acarreo de entrada nos e utiliza, por lo tanto,
debe conectarse a tierra para que afecte al resultado.

10

13

10

-7

11

-3

14

12

A
1010
1101
0011
1000
1110
1100

B
0001
0110
1010
1011
0101
0011

Ca1 de B
1110
1001
0101
0100
1010
1100

Cout
1 1 000
1 0110
1 0100
1 0100
1 1000
1 1000

FIEE-UNMSM

SUMADOR DE 4 BITS
Realice seis operaciones de resta de nmeros en complemento a 2
utilizando la forma A-B=. Donde B es el complemento a 2 de B.
resuelva la tabla (a) como se indica en la segunda fila. Resuelva la tabla
(a) como se indica en el ejemplo de la segunda fila. En la tabla (a)
escribir los nmeros que se van a restar en formato decimal. En la tabla
(b) escribir los nmeros en binario, segn lo indique la columna
correspondiente. El resultado obtenido del circuito se anota en la cuarta
columna de la tabla (b). El acarreo de entrada no se utiliza, por lo tanto,
debe conectarse a tierra para que afecte al resultado.

A
12
7
6
8
14
10

B
4
5
13
10
7
9

A
8
1100
20 1 1 1
-70 1 1 0
-21 0 0 0
70 1 0 1
11 0 0 1

B
0100
0101
1101
0011
0010
0100

Ca2 de B
1100
1011
0011
1101
1100
1010

Cout

1 1000
1 0010
0 1001
1 0101
1 0001
1 0011

PREGUNTAS
Si el resultado obtenido en el circuito del laboratorio es
incorrecto Cmo se puede detectar en que parte del
circuito esta la falla?
- La experiencia se realiz en dos sesiones, en la primera no logramos
obtener algn resultado. En la segunda sesin armamos el circuito, pero
antes de continuar con la experiencia, primero comprobamos la
polarizacin de los leds; luego la correcta conexin de cada pin con los
dip-switch respectivos segn el esquema circuital, verificamos si hay
continuidad para asegurarnos que los cables UTP funcionan
correctamente y al encender la fuente de voltaje funcion todo como se
esperaba.
Las verificaciones antes mencionadas son necesarias para detectar fallas
y de esta manera evitar que algn elemento del circuito se queme.

FIEE-UNMSM

SUMADOR DE 4 BITS
Qu sucede si el acarreo de entrada Cin (Co) no se conecta
ni a tierra ni Vcc?
El acarreo del bit de mayor potencia de una operacin aritmtica (o el
desplazamiento del ltimo bit, en una operacin de desplazamiento) es
ubicado en un bit especial, llamado bit de acarreo, el cual podr ser
usado como entrada de acarreo en una operacin aritmtica de precisin
mltiple, o ser usado para el control de ejecucin de un programa
informtico.
Entonces si no utilizamos el acarreo de entrada no podremos controlar
adecuadamente un programa informtico que en nuestro caso no
podramos controlar los circuitos sumadores.

Si el circuito integrado no se polariza, Qu resultado se


obtiene a la salida del circuito sumador?
Si el circuito integrado no se polariza, se llega a la conclusin que no
funciona y por lo tanto la salida del sumador no har que los dispositivos
conectados inicien su funcionamiento. Asimismo, puede sufrir daos
irreversibles segn el voltaje de entrada que se le est adicionando.

Si se polariza el circuito integrado y no se conectan los


terminales de entrada A, B y Cin ni a tierra ni a Vcc. Qu
se obtiene como resultado en los terminales de salida del
circuito integrado? Qu se obtiene como resultado en los
terminales de salida del circuito integrado?
Si se hace lo indicado, el circuito integrado solo quedara conectado a las
resistencias de entrada y al Led de acarreo, esto quiere decir que se
encendera el primer led.

FIEE-UNMSM

SUMADOR DE 4 BITS
CONCLUSIONES
Tuvimos inconvenientes en cuanto a la realizacin del experimento pero
con trabajo en equipo y mucha paciencia pudimos realizar de forma
adecuada la experiencia. Despus de haber realizado el montaje y el
correcto funcionamiento del sumador de cuatro bits podemos concluir
que:
Los clculos realizados fueron los correctos.
Las conexiones realizadas se hicieron correctamente y sin errores
de sobrecargas.
Los componentes utilizados eran los correctos.

BIBLIOGRAFA
[1] Sistemas Digitales, Autor: Enrique Mandado
[2] Diseo con IC TTL, Autor: Texas Instrument
[3] Sistemas Digitales, Autor: Ronald Tocci
[4] Diseo de Lgica Digital, Autor: Morris Manno

10

FIEE-UNMSM