Está en la página 1de 13

ELECTRÓNICA DIGITAL

FLIP - FLOPS

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

Flip-Flops
El "Flip-flop" es el nombre común que se le da a los dispositivos de dos
estados, que sirven como memoria básica para las operaciones de lógica
secuencial. Los Flip-flops son ampliamente usados para el
almacenamiento y transferencia de datos digitales y se usan normalmente
en unidades llamadas "registros", para el almacenamiento de datos
numéricos binarios.

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

LATCH S R
Es un elemento de almacenamiento. Que puede mantener un estado
lógico indefinidamente, hasta que una señal de entrada, indique un
cambio de estado.

S (set)

R (reset)
ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

FLIP – FLOPS JK
Dispositivos síncronos de dos estados, cuya salidas son sensibles a sus
entradas, en el instante que se aplica un flanco positivo (flanco de
subida) o un flanco negativo (flanco de bajada) del impulso del reloj.

FLIP – FLOP JK
ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

Entradas SALIDAS
J K CLK Q Q´

0 0 Q Q´
0 1 0 1
1 0 1 0
1 1 Q´ Q

CLK

Q
ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

El Flip Flop tipo T, conocido El Flip Flop tipo D, almacena


como alteración o toggle, el un único bit de datos (1 o 0), el
valor de su salida se dato cambia o se mantiene al
complementa cuando las aplica un impulso de reloj.
entradas J y K son =1 al aplica
un impulso de reloj.

J K Q Q´ J K Q Q´
´ ´
0 0 No Cambia 0 1 0 1

1 1 Basculación 1 0 1 0

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

Entradas Asíncronas de Inicio y


Borrado

Estas son entradas asíncronas, que pueden variar el estado


del Flip – Flop independientemente del impulso del reloj.

Inicio (Preset): Un nivel alto, coloca en (1) la salida

Borrado (Clear): Un nivel alto, coloca en (0) la salida

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

Características de Operación
Retardos de Propagación
Intervalo de tiempo para que se produzca un cambio a la salida, una
aplicado la señal de reloj o algún cambio en sus entradas.

Tiempo de set-up (establecimiento)


Intervalo mínimo que los niveles lógicos de entrada deben mantenerse
constantes antes del impulso del reloj.

Tiempo de Hold (mantenimiento)


Intervalo mínimo que los niveles lógicos de entrada deben mantenerse
constantes despues del impulso del reloj.

Frecuencia máxima del reloj


Mayor velocidad a la que se puede disparar el flip – flop con fiabilidad.

Anchura de los Impulsos


Anchura mínima para un funcionamiento adecuado del impulso de reloj.
ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

Ejercicio

CLK

PRESET

CLEAR

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

Aplicaciones de los
Flip Flops

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

ALTO Divisor de Frecuencia


(1)

J Q
RELOJ CK
(CLK)
K Q
´

CLK

Se puede dividir por 2, 4, 8, etc. dependiendo del número


de Flip Flops = 2n

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

ALTO ALTO
(1) (1)

J Q0 J Q1
RELOJ CK CK
(CLK)
K Q´0 K Q´1

CLK

Q0

Q1

ÁREA ELECTRÓNICA
ELECTRÓNICA DIGITAL

Contador Asíncrono

ALTO ALTO
(1) (1)

J Q0 J Q1
CLK CK CK
K Q´0 K Q´1

CLK

Q0

Q1

ÁREA ELECTRÓNICA

También podría gustarte