Está en la página 1de 7

Parte experimental: 1.

Verifique la operatividad y la tabla de verdad de sus CI : 74LS74, 74LS75 CI 74LS74: El CI tipo 7474 consiste en dos flip-flops D disparados por flanco positivo, con preestablecimiento y despeje. La asignacin de terminales se indica en la figura de abajo. La tabla de funcin especifica las operaciones de preestablecimiento y despeje y el funcionamiento del reloj. Este ultimo se seala con una flecha hacia arriba para indicar que se trata de un flip-flop disparado por (flanco) positivo.

Entradas Preestab. Despeje Reloj 0 1 X 1 0 X 0 0 X 1 1 1 1 1 1 0

D X X X 0 1 X

Salidas Q Q 1 0 0 1 1 1 0 1 1 0 Sin cambio

CI 74LS75: Un ejemplo de un CI latch D con entrada de habilitacin es el 74LS75, cuyo smbolo lgico se puede ver en la figura de abajo.

Este dispositivo esta compuesto por cuatro latches. Observe que cada entrada de habilitacin EN activa a nivel ALTO esta compartida por dos latches y se designa como entrada de control (C). La tabla de verdad de cada latch se muestra en la siguiente tabla.

Entradas D EN 0 1 1 1 X 0

Salidas Q /Q 0 1 1 0 Q0 Q0

Observaciones RESET SET No cambio

La X en esta tabla representa una condicin indiferente. En este caso, cuando la entrada EN esta a nivel BAJO, da lo mismo el valor que tenga la entrada D, ya que las salidas no se ven afectadas y permanecen en los estados en que se encontraban.

3. Verificacin de un flip flop tipo D: - Verificar la tabla de verdad de un flip flop tipo D, implementado con un JK y un inversor El flip-flop D (datos) es una ligera modificacin del flip-flop SR. Un flip-flop SR se convierte a un flip-flop D insertando un inversor entre S y R y asignando el smbolo D a la entrada nica. La entrada D se muestra durante la ocurrencia de una transicin de reloj de 0 a 1. Si D = 1, la salida del flip-flop va al estado 1, pero si D = 0, la salida del flip-flop va a el estado 0.

5. Circuito monoestable con CI 555: el ancho del pulso es aproximadamente tW = 1.1R1C1. Verificar con R1= 10 kw, C1 = 2.2 F , Vcc = 5 voltios En este caso el circuito entrega a su salida un solo pulso de un ancho establecido por el diseador.

El esquema de conexin es el que se muestra. La frmula para calcular el tiempo de duracin (tiempo en el que la salida est en nivel alto) es: ( ) Para: tW = 1.1R1C1 y Vcc = 5 voltios Segn el problema: ( ) segundos Ntese que es necesario que la seal de disparo, en la terminal #2 del 555, sea de nivel bajo y de muy corta duracin para iniciar la seal de salida. [s]

Cuestionario Final:

2. Cul es la finalidad de un latch? Y un flip-flop?. Finalidad de un latch: Un ejemplo de aplicacin de un Latch consiste en la eliminacin del rebote producido por los contactos de un interruptor mecnico. Cuando el polo de un interruptor choca con el contacto de cierre del interruptor vibra o rebota varias veces hasta que, finalmente, se consigue un contacto firme. Aunque stos rebotes son mnimos, producen unos picos de tensin que pueden ser inadmisibles en un sistema digital. Se puede utilizar un Latch S R para eliminar los efectos de los rebotes del interruptor, como se muestra en la figura.

El interruptor se encuentra normalmente en la posicin 1, manteniendo la entrada R a nivel BAJO y el Latch en estado RESET. Cuando el interruptor pasa a la posicin 2, R pasa a nivel ALTO debido a la resistencia de pull-up conectada a Vcc y S pasa a nivel BAJO cuando se produce el primer contacto. Aunque S permanece a nivel BAJO durante un breve espacio de tiempo antes de que el interruptor rebote, este tiempo es suficiente para activar (SET) el Latch. Cualquier otro pico de tensin aplicado posteriormente a la entrada

S , debido al rebote del interruptor, no va a afectar al Latch, y ste permanecer en el


estado SET. Tngase en cuenta que la salida Q del Latch proporciona una transicin limpia del nivel BAJO al nivel ALTO, por lo que se eliminan los picos de tensin causados por el rebote de los contactos. De forma similar, se produce una transicin limpia de nivel ALTO a nivel BAJO cuando el interruptor vuelve a la posicin 1.

Finalidad de un flip-flop: Una de las aplicaciones de un Flip-Flop es la divisin (reduccin) de frecuencia de una seal peridica. Cuando se aplica un tren de pulsos a la entrada de reloj de un Flip-Flop J-K conectado en modo de conmutacin (J = K = 1), la salida Q es una seal cuadrada que tiene una frecuencia igual a la mitad de la frecuencia de la seal de reloj. Por lo tanto se puede utilizar un nico Flip-Flop como un divisor por 2. Se pueden conseguir divisiones sucesivas de frecuencia de reloj conectando la salida de un Flip-Flop a la entrada de reloj de un segundo Flip-Flop.

Si se conectan varios Flip-Flops de esta manera, se puede conseguir una divisin de frecuencias de 2n, donde n es el nmero de Flip-Flops. Otra de las aplicaciones importantes de los Flip-Flops son los Contadores Digitales.

4. Cul es la finalidad de los terminales de CLEAR y PRESET en los flip flop utilizados? Pese al carcter sncrono de los flip-flops, estos circuitos tambin posee entradas de carcter asncrono. Dicha denominacin proviene del hecho de que actan independientemente del valor que tenga la seal de reloj. Normalmente, suele haber dos entradas asincronas

.CLEAR, 0 RESET. Pone a "0" la salida del flip-flop. .SET O PRESET. Pone a "1" la salida del flip-flop

Estas entradas se suelen utilizar para inicializar el sistema, dando a los biestables el valor deseado, para que luego evolucionen.