Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Aritmética Binaria
Laboratorio N°11
INFORME
Integrantes:
Apellidos y Nombres Sección Grupo
Quispe Romero, Steven C16 A
Alvarez Cahuana, Manuel C16 A
Sección:
C16-A
Profesor:
Benites Yarleque José Valero
Fecha de realización: 12/06/17
Fecha de entrega : 13/06/17
2017-I
Aritmética Binaria
I. Fundamento teórico
Sumador Binario
Medio Sumador
De la explicación verbal de medio sumador, se encuentra que este circuito necesita dos
entradas binarias y dos salidas binarias. Las variables de entrada designan los bits sumando y
adenda; las variables de salida producen la suma y el acarreo. Es necesario especificar dos
variables de salida debido a que el resultado puede constar de dos dígitos binarios. Se asignan
de forma arbitraria los símbolos x y y y a las dos entradas y S (de suma) y C (para el acarreo) a
las salidas.
Ahora que se han establecido el número y nombre de las variables de entrada y salida, ya
puede formularse una tabla de verdad para identificar en forma exacta la función del medio
sumador. Esta tabla de verdad se muestra a continuación:
xy|cs
00|00
01|01
10|01
11|10
El acarreo de salida es 0 a menos que ambas entradas sean 1. La salida S representa el bit
menos significativo de la suma.
Aritmética Binaria
El diagrama lógico para esta implementación se muestra en la Figura 4-2(a), lo mismo que
otras cuatro implementaciones para un medio sumador. Todos logran el mismo resultado en lo
que respecta al comportamiento de entrada-salida. Ilustran la flexibilidad de la que dispone el
diseñador cuando implementa incluso una función lógica combinacional simple como ésta.
Sumador Completo
Un sumador completo es un circuito combinacional que formar la suma aritmética de tres bits
de entrada. Consta de tres entradas y dos salidas. Dos de las variables de entrada, que se
indican por x y y, representan los dos bits significativo que van a añadirse. La tercera entrada,
z, representa la cuenta que se lleva de la posición previa significativa más baja. Son necesarias
dos salidas debido a que la suma aritmética de tres dígitos binarios varía en valor de 0 a 3 y el 2
o 3 binarios requieren 2 dígitos. Las dos salidas se denotan por los símbolos S para la suma y C
para la cuenta que se lleva. La variable S da el valor del bit menos significativo de la suma. La
variable binaria C da la cuenta que se lleva de salida. La tabla de verdad del sumador completo
es como sigue:
xyz|cs
000|00
001|01
010|01
011|10
100|01
101|10
110|10
111|11
II. Procedimiento
SUMADOR MEDIO:
Implementar un circuito sumador medio de dos números de un bit utilizando. Para la presente
práctica de laboratorio usar el módulo de circuitos digitales.
ACARREO: A*B
SUMA: A'B+AB'
Aritmética Binaria
El arrastre se da por razón de del segundo bit, la función principal es completar la suma en
binario.
VDD
5.0V Completar la tabla de verdad del circuito sumador
completo
An U2A
An Bn Cn-1 Cn Sn
Tecla = A U4A
0 07486N 0 1 1
Cn_1 Sn
7486N
0 =C
Tecla 0 1 1 0
U3A
0Bn 1 U1A 0 1 0
U5A
Tecla = B
0 17408N 1 0
7408N 1
7432N
Cn
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
Expresión Booleana
Sn: A'B'C'+A'BC+AB'C+ABC'+ABC
Colocar en A4,..A1 en los valores 1010 donde A4 es el valor más significativo y A1 el menos
significativo. Y el dato B4...B1 todos a 1 con el CIn en 0. Observar la salida
A. ¿Qué numero aparece según la indicación de los LEDs a las salidas C4, S4, S3, S2, S1? Y
¿por qué?
B. ¿Qué sucede cuando sin cambiar los datos de entrada se coloca el terminal CIn en 1?
1 0 1 1 11 0 0 0 0 0 0 1 0 1 1 11
0 1 0 1 5 1 1 1 1 15 1 0 1 0 0 20
0 1 1 1 7 0 1 0 0 4 0 1 0 1 1 11
1 0 0 0 8 0 1 1 1 7 0 1 1 1 1 15
1 0 0 1 9 0 1 0 1 5 0 1 1 1 0 14
1 1 1 0 14 0 1 1 0 6 1 0 1 0 0 20
1 0 1 1 11 0 1 1 1 7 1 0 0 1 0 18
1 1 1 1 15 1 1 1 0 14 1 1 1 0 1 29
V. Aplicación de lo aprendido
V.1.Realizar la implementación de un circuito sumador usan el C. I. 74LS83.
Figura N°06: 74LS83N sumador completo de dos números binarios de 4 bits
VDD
5V
R1 A4
1kΩ Tecla = 0
A3
R2
S4
1kΩ Tecla = 1 R10
A2 100Ω
R3 S3
R11
1kΩ Tecla = 2
100Ω
A1 S2
R4
R12
1kΩ Tecla = 3 U1 100Ω S1
1 A4 S4 15
3 2
B4 8
A3 S3
6 R15
A2 S2
R5 10 A1 S1 9
16 B4 C4 14 100Ω
1kΩ Tecla = 4 4 B3
7 B2
11 B1
B3 13 C0
R6
C4
74LS83N
1kΩ Tecla = 5 R13
B2 100Ω
R7
1kΩ Tecla = 6
B1
R8
1kΩ Tecla = 7
1kΩ Tecla = A
Aritmética Binaria
V.2. Realizar una mini ALU con el circuito integrado 74LS181, utilizar multisim
0101 0101
1010 0111
1111 0000
0110 0100
1111 1111
Y para todas las combinaciones posibles de S3 – S0, hallar los valores de F3 – F0, Cn+4
VI. Conclusión
VII. Bibliografía
- https://docs.google.com/document/d/
18vBxbh8l96V38BanSnTaDb_6rb1jYTBYiQGca6bJgf8/edit?hl=es
- http://www.profesormolina.com.ar/electronica/componentes/int/sist_arim.htm