Está en la página 1de 16

LABORATORIO DE ELECTRÓNICA DIGITAL

PRÁCTICA 5
REPORTE

PRESENTADO POR:
JUAN CAMILO ARROYO OSORIO - 1193226350
KEVIN SANTIAGO AGUIRRE LONDOÑO - 1004719724
CRISTIAN DAVID GUTIÉRREZ LÓPEZ - 1003813456
TANIA ISABELLA HERRERA SERNA - 1004520116

INGENIERÍA FÍSICA
UNIVERSIDAD TECNOLÓGICA DE PEREIRA
PEREIRA, 25 DE MAYO DEL 2022
INTRODUCCIÓN

En esta práctica se llevarán a cabo procedimientos aritméticos de manera digital, para ello
haremos uso de los circuitos integrados sumadores que nos permiten realizar suma, resta y
multiplicación por medio de una determinada configuración binaria, además, dicho
funcionamiento se verá fundamentado a partir del diseño circuital realizado de cada
componente.

OBJETIVOS

● Entender los procedimientos binarios para los procesos de suma, resta y producto.
● Fundamentación en el diseño con base en módulos aritméticos estandarizados.
● Introducción a la aritmética en BCD.
MARCO TEÓRICO

● Sumador completo de 1 bit

Un Sumador Completo suma 2 números (A y B) , y un acarreo de entrada, cada señal de


salida es de 1 bit de ancho. Como resultado obtenemos 2 bits de salida , un bit de suma (∑) y
un bit de acarreo (Cout).

Figura 1. Símbolo lógico de un sumador completo

Tabla de verdad de un sumador completo de 1 bit:

A B Cin Cout Suma


0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Figura 2. Tabla de verdad de un sumador completo.

En donde para hallar las funciones de 𝐶𝑜𝑢𝑡 y de S se hace uso de los mapas K.
𝐶𝑜𝑢𝑡:

Figura 3. Mapa de Karnaugh para la variable de salida Cout.


𝐶𝑜𝑢𝑡 = 𝐴𝐶𝑖𝑛 + 𝐴𝐵 + 𝐵𝐶𝑖𝑛

𝑆:

Figura 4. Mapa de Karnaugh para la variable de salida S.


𝑆 = 𝐴𝐵 𝐶𝑖𝑛 + 𝐴𝐵𝐶𝑖𝑛 + 𝐴𝐵𝐶𝑖𝑛 + 𝐴𝐵𝐶𝑖𝑛 = (𝐴 ⊕ 𝐵) ⊕ 𝐶𝑖𝑛

Figura 5. Diagrama lógico de un sumador completo de 1 bit.


Tabla de verdad de un sumador medio de 1 bit es la siguiente:

A B C Suma
0 0 0 0
0 1 0 1
1 0 0 1
1 1 1 0

Figura 6. Tabla de verdad de un sumador medio.

En donde:

𝐶=𝐴·𝐵
𝑆 = 𝐴𝐵 + 𝐴𝐵 = 𝐴 ⊕ 𝐵

La diferencia entre el sumador total y el sumador medio, es que en el total existe un carry
(acarreo) de entrada y este está para llevar el carry de la etapa anterior menos significativa.

● Sumador pseudo paralelo de 4 bits

Es el sumador más usado en sistemas digitales, como ejemplo del proceso de arreglo de
sumadores completos. Tiene como entrada dos números de cuatro bits cada uno y un bit de
acarreo de entrada Co, presenta a la salida un número de 4 bits en la salida suma y un acarreo
de salida C4.

La tabla de verdad del sumador paralelo de 4 bits, es la misma del sumador completo, debido
a que se diseña por etapas, cambiando el Cin por Cn-1 y el Cout por Cn, donde Cn-1
corresponde a Co en la primera etapa y los C1, C2 y C3 son acarreos intermedios, para que el
Cn corresponda a C4.

Ahora, si se desea construir un circuito que sume más de un bit, en este caso 4, se tomará el
sumador de 1 bit como bloque funcional:

Figura 7. Bloque funcional de un circuito de 1 bit.


En donde:
A: Primera variable de entrada.
B: Segunda variable de entrada.
𝐶𝑖𝑛: Acarreo de entrada.
S: Salida.
𝐶𝑜𝑢𝑡: Acarreo de salida.

Utilizando varios sumadores de 1 bit, es posible construir un sumador más cantidad de bits,
como se trabajará con un sumador de 4 bits, se utilizarán 4 de 1 bit, de la siguiente manera:

Figura 8. Sumador de 4 bits en bloque funcional.

En donde se tienen 4 bits de entrada en A y en B, y 5 bits de salida para S. Se utilizan cuatro


sumadores de 1 bit que representan la suma los bits de A y B desde el valor menos
significativo (𝐴0 𝑦 𝐵0) hasta la suma de los más significativos (𝐴3 𝑦 𝐵3). El bit más
significativo de la salida S es el acarreo de la última suma.
● Circuito integrado 74LS83

Sumador Binario o SN74LS83N es un circuito integrado de 4 Bits para la familia TTL, con
acarreo rápido. El 74LS83 tiene cuatro etapas independientes de circuitos sumadores
completos en un solo paquete. Se usa comúnmente en aplicaciones donde están involucradas
operaciones aritméticas.

Es un sumador completo binario de 4 bits de alta velocidad con acarreo interno; acepta 2
palabras binarias de 4 bits (A1 – A4, B1 – B4) y una entrada de acarreo (C0). Genera una
suma de salida binaria (R1 – R4) y una salida de acarreo (C4) desde el bit de mayor
significado. El LS83 opera con operandos activos en ALTO ó activos en BAJO (lógica
positiva o negativa).

Figura 9. Circuito integrado TTL 74LS83.


Tabla de verdad:

Figura 10. Tabla de verdad del circuito integrado 74LS83.

También existe un circuito integrado de 4 bits para la familia CMOS:


74HC283:

Figura 11. Circuito integrado CMOS 74HC283.


Tabla de verdad:

Figura 12. Tabla de verdad del circuito integrado 74HC283.

Diseño del sumador/restador

El 74LS83 se utiliza normalmente para operaciones aritméticas binarias digitales, tales como
la suma y la resta.
El sumador binario es un circuito capaz de hacer la suma algebraica entre dos números
binarios con un bit cada uno, que hace que la suma de dos bits a la vez, es decir, dos dígitos
binarios a la vez.
Las reglas para la resta o sustracción binaria de dos bits son similares a las de la suma.

El borrow es un concepto análogo al carry de la suma.


Estas reglas de sustracción permiten la resta de dos números cualesquiera, siempre que el
minuendo sea mayor que el sustraendo.
Los 4 bits del primer dip switch se conectan directamente a la compuerta 74LS83, mientras
que los 4 bits del segundo dipswitch se hacen pasar por una compuerta OR-exclusiva. La
función que tiene la OR exclusiva es cambiar los 1 por 0 y los ceros por 1, procedimiento que
se requiere para realizar la resta. Por otro lado se debe montar un mecanismo de control (bit 1
o 0) que permita operar con la suma y la resta en el momento en que se requiera, cuando el
mecanismo esté en 0 hace la suma y cuando esté en 0 realiza la resta, esto se hace mediante la
conexión de un dipswitch de una entrada.

Figura 13. Diseño sumador/restador 74LS83


Sumador BCD

Utilizando los módulos conocidos, se diseña un circuito sumador BCD, en donde:

Figura 14. Diseño sumador BCD

Este circuito recibe dos números binarios de cuatro dígitos, los suma, y representa esta suma
en dos displays de siete segmentos.

Este circuito funciona enviando dos números en código binario a un sumador de 4 bits, la
salida, exceptuando el carry, será enviada a otro sumador de 4 bits, luego, con el carry y estos
mismos valores de salida, se realiza el montaje de compuertas AND y OR observado en la
figura con el fin de que, en las otras cuatro entradas del segundo sumador, exista una suma de
6 binario.

Todo esto se realiza con el fin de que, en el primer display, solo haya un 0 o un 1, es decir, las
decenas de la suma, y, para el segundo display, solo los dígitos correspondientes a la unidad
de la suma (0-9), todos estos pasando por un respectivo decodificador de 7 segmentos.
Multiplicador de 3 bits

Para el diseño de un multiplicador de 3 bits primero establecemos como se realiza una


multiplicación de tres dígitos y le damos nombres que posteriormente usaremos para la
construcción del multiplicador, en este caso usando la letra “A” nombramos a cada uno de los
dígitos del primer número, y con la letra “B” a los dígitos del segundo número.

Figura 15. Multiplicación de 3 dígitos

Estableciendo las salidas de la multiplicación como “S” procedemos a realizar el circuito, en


donde primero mediante compuertas and realizamos las multiplicaciones individuales, y
posteriormente mediante el 74LS83 hacemos sumas en paralelo, resultado finalmente en unos
leds que marcan el valor en binario del resultado de la multiplicación.
Figura 16. Diseño del multiplicador de 3 bits
PROCEDIMIENTO

Luego de realizar cada diseño, se procede a montar el circuito del sumador/restador para
verificar su funcionamiento y respuestas binarias con los leds

Figura 17. Circuito sumador-restador

A partir del montaje presentado en la figura anterior se probaron varias combinaciones de


suma para verificar el correcto funcionamiento del mismo. En esta misma figura podemos ver
el led con el valor menos significativo encendido, lo que significa que representa un 1
binario.

Se realizó la suma de 2+1 y efectivamente se encendieron los dos leds al extremo derecho,
arrojando el resultado de la suma, un 3 binario.

Figura 18. Circuito sumador BCD


Se procede con la validación del sumador BCD conectado a dos displays que muestran la
suma en decimales a partir de entradas binarias. Para el circuito realizamos la suma de 5+6,
que equivaldrían en binario a 0101 + 0110 y se puede observar en la figura anterior que los
displays nos muestran el resultado de la suma en valores decimales, siendo este, 11.
CONCLUSIONES

Los sumadores son una herramienta muy importante a la hora de fabricar componentes
electrónicos, ya que, al utilizar estos, es posible obtener números, dígitos o valores
respectivos generando palabras, horas, fechas, etc, en los dispositivos electrónicos comunes
que incluyen uno o más displays. Si es necesario, se puede construir un sumador “complejo”
de cierta cantidad de bits a partir de sumadores más simples o con bits bajos.

Es importante también tener siempre en cuenta que en el sumador restador los valores
arrojados se hallan en complemento a2, por lo tanto su representación binaria no es la normal.

REFERENCIAS

1. (S/f). Exabyteinformatica.com. Recuperado el 25 de mayo de 2022, de

https://www.exabyteinformatica.com/uoc/Informatica/Fundamento_de_co

mputadores/Fundamentos_de_computadores_(Modulo_3).pdf

2. UMNG - Facultad de estudios a distancia. (s/f). Edu.co. Recuperado el 25 de

mayo de 2022, de

http://virtual.umng.edu.co/distancia/ecosistema/ovas/ingenieria_informatic

a/circuitos_digitales/unidad_3/medios/documentacion/p3h1.php

3. Sumador binario completo de 1 bit - Electrónica Unicrom. (2015, noviembre

4). Electrónica Unicrom.

https://unicrom.com/sumador-binario-completo-de-1-bit/

También podría gustarte