Está en la página 1de 2

Parcial 1 APR93 Código FDE 048

Diseño de convertidores en estado Versión 03


estable Fecha 2009-06-09

Nombre: _________________________________ Grupo APR93 - ___

Documento de Identidad: _________________________________________

Fecha: _________________________________________________________

En el convertidor de la figura 1 el transistor Q1 se enciende en el tiempo DTs y Q2


permanece apagado. Cuando Q2 se enciende en el tiempo D’Ts entonces Q1 permanece
apagado.

L
IPV Q2
Panel Solar +
Vpv Ci Q1 Co R
-

PWM
Figura 1
1. Para el circuito en la figura 1 graficar el voltaje y la corriente en estado estable para
un periodo de conmutación (Ts) de (15%):
a) La inductancia L
b) La capacitancia Ci
c) La capacitancia Co
2. Para el circuito de la figura 1 obtener (15%):
a) Relación de voltaje de salida respecto al de entrada en estado estable y sin
considerar pérdidas.
b) Relación entre la corriente de la bobina y la corriente de salida.
c) Relación entre la corriente de la bobina y la corriente de entrada (IPV)
3. Para el circuito de la figura 1 encontrar una fórmula para calcular el (15%):
a) Inductor (L) a partir del rizado de corriente, el periodo de conmutación, el voltaje
de entrada y el ciclo de trabajo (D).
b) Capacitor (Co) a partir del rizado de voltaje, el periodo de conmutación, el voltaje
de entrada y el ciclo de trabajo (D).
c) Capacitor (Ci) a partir del rizado de voltaje, el rizado de corriente, el periodo de
conmutación, el voltaje de entrada y el ciclo de trabajo (D).
4. Si para el circuito de la figura 1 el voltaje de entrada varía entre 22V y 28V, el voltaje
deseado a la salida es 50V, la frecuencia de conmutación es mayor a 50KHz y la
resistencia de carga es 50Ω. Obtener (15%):
a) El inductor que limite el rizado de corriente a máximo 10% de la corriente
promedio en la bobina.
Parcial 1 APR93 Código FDE 048
Diseño de convertidores en estado Versión 03
estable Fecha 2009-06-09

b) El capacitor Ci que limite el rizado de voltaje a máximo 0.5% del voltaje a la


entrada.
c) El capacitor Co que limite el rizado de voltaje a máximo 1% del voltaje a la
entrada.
5. Para el circuito de la figura 1, teniendo en cuenta las pérdidas en la bobina y en los
transistores (despreciar las pérdidas en los diodos y capacitor) obtener (40%):
a) El circuito equivalente en estado estable con transformador DC.
b) La eficiencia del convertidor cuando el voltaje de entrada es 28V, el de salida
50V, la resistencia del inductor es 20mΩ, la resistencia de cada transistor es
10mΩ y la resistencia de carga 50Ω.

También podría gustarte