Está en la página 1de 4
a = Parcial 1 APR93 Cédigo | FDE 048 aim Disefio de convertidores en estado | Version | 03 {nstucién Unverstanta estable Fecha 2009-06-09 Nombre: Grupo APR93 -_ Documento de Identidad: Fecha: En el convertidor de la Figura 1 los transistores Q1 y Q2 se encienden en el tiempo DTs y Q3 y Q4 permanecen apagados. Cuando Q1 y Q2 estan apagados en el tiempo D'Ts entonces Q3 y Q4 permanecen encendidos. Figura 1 4. Para el cirouito en la Figura 1 graficar en estado estable para un periodo de conmutacién (Ts) de (30%): a) El voltaje y la corriente de la inductancia L4 b) La corriente del transistor Q3 c) El voltaje y la corriente de la capacitancia C1 d) El voltaje en la resistencia Rov 2. Para el circuito de la Figura 1 obtener (30%): a) Relacién de voltaje del panel (V_PV) respecto al de la bateria (V_Bat) en estado estable. b) Relacién de la corriente de la bobina L1, con el voltaje de la baterla, la corriente LSC y la resistencia del panel (Rpv). 3. Para el circuito de la Figura 1 encontrar una formula para calcular el (30%): a) Inductor (L1) a partir del rizado de corriente, el periodo de conmutacién, el voltaje de la bateria y el ciclo de trabajo (D). b) Capacitor (C1) a partir del rizado de voltaje, el periodo de conmutacién, el voltaje de la bateria, la resistencia del panel (Rpv), la corriente I_SC y el ciclo de trabajo (0). 4. Si para el circuito de la Figura 1 el voltaje de la bateria es -12V, el voltaje del panel es 18V, la frecuencia de conmutacién es mayor a 50KHz, |_SC es 5A y Rpv es 64.30. Obtener (10%): a) El inductor L1 que limite el rizado de corriente a maximo 10% de la corriente promedio en la bobina L1. b) Elcapacitor C1 que limite el rizado de voltaje del panel a maximo 0.5% del valor promedio. | | | | | LI | “TT TT CCCP er rs LCRCREL Ty PEP ey x Ses He SCAC Soe wl 7 iz aN 4s 7 IS ha = /9 SERNSCeNere een | ty v a a Soe Saag = EI Asisl R gag Nev [21 OL @4\Vi BS I |S io T Oo! l = 893 5 I cv!

También podría gustarte