Está en la página 1de 42

ACTIVIDADES COMPLEMENTARIAS

Unidad 1. Circuitos secuenciales básicos

Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el
archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta
comprimida. Luego envíelas a su facilitador a través del medio utilizado para tal fin en
el curso.
Actividad complementaria 1
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación
de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch SR con entrada activa en nivel alto


Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas Salidas Comentario de funcionamiento
S R Q (Q)
0 0 X X No cambia de estado
0 1 0 1 Modo Reset
1 0 1 0 Modo Set
1 1 NC NC Estado Error
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla de
tiempos verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
S

(Q)
Funcionamiento de latch SR con entrada activa en nivel Bajo
Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas Salidas Comentario de funcionamiento
S R Q (Q)
0 0 NC NC Estado Error
0 1 0 1 Modo Reset
1 0 1 0 Modo Set
1 1 X X No cambia de estado
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
S

(Q)
Actividad complementaria 2
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se
encuentran en los contenidos de la unidad 1, allí encontrará la manera de realizar la
verificación de circuito combinacional, tabla de verdad y diagrama de tiempos de
cada circuito secuencial.
Funcionamiento de latch D
Circuito Ubica las entradas E y D y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
E D Q (Q)
1 0 0 1 Modo Reset
1 1 1 0 Modo Set
0 X X X No cambia de estado
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla de
tiempos verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
E

(Q)
Funcionamiento de latch SR con entrada activa de validación
Circuito Ubica las entradas E, R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
E S R Q (Q)
1 0 0 X X No cambia de estado
1 0 1 0 1 Modo Reset
1 1 0 1 0 Modo Set
0 X X NC NC Estado Error
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
E

Q
Funcionamiento de Flip-Flop SR
Circuito Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
S R CLK Q (Q)
0 0 X X X No cambia de estado
0 1 ↑ 0 1 Modo Reset
1 0 ↑ 1 0 Modo Set
1 1 ↑ NC NC Estado Error
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla de
tiempos verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
CLK

Q
Funcionamiento de Flip-Flop Jk
Circuito Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas Salidas Comentario de funcionamiento
J K CLK Q (Q)
0 0 ↑ X X No cambia de estado
0 1 ↑ 0 1 Modo Reset
1 0 ↑ 1 0 Modo Set
1 1 ↑ NC NC Estado Error
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla de
tiempos verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
CLK

Q
Actividad complementaria 3
Realice una lista de aplicaciones donde estén implícitos los flip-flop tipo D, T y
maestro-esclavo.

Aplicaciones de Flip-Flop

Flip-Flop Aplicaciones
Tipo D Registros y Contadores
Tipo T Controladores

Transferencia de Datos Binarios


Maestro-esclavo

También podría gustarte