Está en la página 1de 9

ACTIVIDADES COMPLEMENTARIAS

Unidad 1. Circuitos secuenciales básicos

Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el
archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta
comprimida. Luego envíelas a su facilitador a través del medio utilizado para tal fin en
el curso.

Actividad complementaria 1
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación
de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch SR con entrada activa en nivel alto


Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
casillas en blanco) en el siguiente diagrama.

Circuito
combinacional

Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas

1
Entradas salidas Comentario de funcionamiento
S R Q Q’
0 0 NC NC permanece en el mismo estado
0 1 0 1 reset
1 0 1 0 set
1 1 0 0 condición no válida funcionamiento
inapropiado
Raye el cronograma de acuerdo al comportamiento de la tabla de
verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos

Diagrama de
tiempos Obtenido de la aplicación interactiva

S
R
Q
Q

2
Funcionamiento de latch SR con entrada activa en nivel Bajo
Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
casillas en blanco) en el siguiente diagrama.

Circuito
combinacional

Llena la tabla de la verdad de acuerdo al comportamiento de


las entradas

Entradas salidas Comentario de funcionamiento


S’ R Q Q’
Tabla de verdad

0 0 X X sin cambio
0 1 1 0 set
1 0 0 1 reset
1 1 NC NC sin cambio
Raye el cronograma de acuerdo al comportamiento de la tabla
de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos. Obtenido de la aplicación interactiva

Diagrama de S
tiempos R
Q
Q

Funcionamiento de latch SR con entrada activa de validación


Circuito Ubica las entradas E, R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.

3
Llena la tabla de la verdad de acuerdo al comportamiento de
las entradas

Entradas salidas Comentario de funcionamiento


E S R Q Q
1 0 0 x x permanece en el mismo estado
Tabla de verdad
1 0 1 0 1 coloca reset
1 1 0 1 0 coloca set
0 1 1 NC NC funcionamiento inapropiado

Raye el cronograma de acuerdo al comportamiento de la tabla


de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos

Diagrama de
tiempos E
S
R
Q
Q

4
Actividad complementaria 2
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se
encuentran en los contenidos de la unidad 1, allí encontrará la manera de realizar la
verificación de circuito combinacional, tabla de verdad y diagrama de tiempos de
cada circuito secuencial.

Funcionamiento de latch D
Ubica las entradas E y D y las salidas Q y Q (escribiendo en las
casillas en blanco) en el siguiente diagrama.

Circuito
combinacional

5
Llena la tabla de la verdad de acuerdo al comportamiento de
las entradas

Entradas salidas Comentario de funcionamiento


Tabla de verdad E D Q Q
1 0
1 1
0 X

Raye el cronograma de acuerdo al comportamiento de la tabla


de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos

Diagrama de
tiempos
E
D
Q
Q

Funcionamiento de Flip-Flop SR
Circuito Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en
combinacional las casillas en blanco) en el siguiente diagrama.

6
Llena la tabla de la verdad de acuerdo al comportamiento de
las entradas

Entradas salidas Comentario de funcionamiento


S R CL Q Q
K
Tabla de verdad 0 0 X
0 1 ↑
1 0 ↑
1 1 ↑

Raye el cronograma de acuerdo al comportamiento de la tabla


de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos

Diagrama de
tiempos CLK
S
R

7
Funcionamiento de Flip-Flop Jk
Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en
las casillas en blanco) en el siguiente diagrama.

Circuito
combinacional

Llena la tabla de la verdad de acuerdo al comportamiento de


las entradas

Entradas salidas Comentario de funcionamiento


J K CL Q Q
K
Tabla de verdad 0 0 ↑
0 1 ↑
1 0 ↑
1 1 ↑

Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla


tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos

8
CLK
J
K
Q
Q

Actividad complementaria 3
Realice una lista de aplicaciones donde estén implícitos los flip-flop tipo D, T y
maestro-esclavo.

Aplicaciones de Flip-Flop

Flip-Flop Aplicaciones

También podría gustarte