Documentos de Académico
Documentos de Profesional
Documentos de Cultura
ELECTRONICA III
PRCTICA 1
GENERADOR DE SEAL DE RELOJ CON: 74LS14 Y 74LS132,
555 Y LM311
GRUPO: 6EV2
N DE EQUIPO: 6
INTEGRANTES:
PROFESOR:
_________________________________
NOMBRE Y FIRMA DEL PROFESOR
PRACTICA No. 1
INDICE
Objetivo.......3
Consideraciones Tericas....4
CIRCUITO 74LS145
- RESULTADO DE LOS CALCULOS PREVIOS DEL CIRCUITO 74LS14.
- RESULTADO DE LAS MEDICIONES DEL CIRCUITO 74LS14.
CIRCUITO 74HC132.7
- RESULTADO DE LOS CALCULOS PREVIOS DEL CIRCUITO 74HC132.
- RESULTADO DE LAS MEDICIONES DEL CIRCUITO 74HC132.
CIRCUITOLM555..9
- RESULTADO DE LOS CALCULOS PREVIOS DEL CIRCUITO LM555.
- RESULTADO DE LAS MEDICIONES DEL CIRCUITO LM555
CIRCUITO LM311......11
- RESULTADO DE LOS CALCULOS PREVIOS DEL CIRCUITO LM311.
- RESULTADO DE LAS MEDICIONES DEL CIRCUITO LM311.
CALCULOS..13
SIMULACIONES16
COMENTARIOS Y APORTACIONES NUEVAS.19
CONCLUSIONES Y HALLAZGOS...20
BIBLIOGRAFIAS21
PRACTICA No. 1
OBJETIVO
-Que el alumno aprenda a disear un generador de reloj con pulsos rectangulares, conocer
su funcionamiento y conocer las caractersticas de cada componente empleado en el
circuito.
Tambin aprender a:
-Calcular el Ciclo de Utilidad para cada Frecuencia de Oscilacin del Generador diseado.
-Calibrar experimentalmente cada Frecuencia de Oscilacin del Generador diseado.
-Medir experimentalmente el Ciclo de Utilidad, para cada Frecuencia de Oscilacin del
Generador
diseado.
-Obtener experimentalmente las curvas de transferencia del 555 y de las compuertas
74LS14 y 74LS132.
PRACTICA No. 1
CONSIDERACIONES TERICAS
GENERADOR DE SEAL DE RELOJ CON: 74LS14 Y 74LS132, 555 Y LM311
Es necesario en muchos circuitos electrnicos digitales, emplear algn tipo de
sincronizacin para realizar tareas como: transferencia de datos, control de procesos, etc.
Para ello se emplean circuitos generadores de seal del tipo onda cuadrada con ciclo de
trabajo que puede ser al 50% u otro valor.
Dichos circuitos son en esencia osciladores que proveen una seal generalmente
denominada CLOCK (reloj), con niveles lgicos adaptados a la lgica utilizada en cuestin
(TTL, CMOS, ECL, etc.).
74LS14
Es un dispositivo que tiene 6 inversores tipo shmitt trigger. Las compuertas de este tipo
tienen dos umbrales distintos de tensin, uno para la subida y otro para la bajada. En este
caso la salida esta invertida.
74LS13
Este circuito nos proporciona cuatro puertas NAND de dos entradas. En el circuito
integrado 74132, la salida de las puertas son Totem Pole, tambin tenemos que tener en
cuenta que las puertas son del tipo Schmitt trigger. Siempre se proporciona alta inmunidad
al ruido en alguna lnea que se utiliza como entrada de datos o tiene un recorrido largo en el
circuito.
Temporizador 555
Existen en el mercado un conjunto de circuitos integrados denominados temporizadores
(timers) especialmente diseados para realizar multivibradores monoestables y astables. El
temporizador 555 (NE555de Signetics en versin bipolar y TLC555 de Texas Instruments
en versin CMOS) es un circuito integrado barato y muy popular que fue desarrollado en
1972 por Signetics Corporation. Est constituido por dos comparadores, un ip-op SR y
un transistor que acta como un elemento de conmutacin. Las tres resistencias en serie de
valor R denen las tensiones de comparacin a 1/3 vcc y 2/3vcc.
LM311
La serie 311 de National Semiconductor es una de las familias ms populares en
comparadores integrados.
Puede operar con tensiones duales de 15 V o con tensin simple de +5 V y la salida es en
colector abierto (open-colector) con tensiones de alimentacin independientes para
seleccionar los niveles de tensin de salida.
Posee adems un circuito de proteccin que limita la intensidad mxima de salida a 50mA.
Las correcciones de offset se pueden realizar mediante un potencimetro variable
conectado a las entradas 5 y 6, similar a la tcnica utilizada en amplificadores
operacionales.
PRACTICA No. 1
CIRCUITO 74LS14.
PRACTICA No. 1
fql= 2.3KHz
Tq
tH
tL
.43ms
.21ms
.058ms
.030ms
Rmed
Texp
752.21
Rmed
fql= 17KHz
C. U.
Cnom
Cmed
Rcom
.22ms
680nf
---
752.21
.02ms
47nf
---
1.45K
KH
KL
VUT
exp
KH
KL
KT
KT
VLT
VLT
VUT
.51m
.85
.21
.63
.9V
1.7V
.06m
.85
.21
.63
.9V
1.7V
1.45K
Tabla 1 clculos previos de la compuerta 74LS14.
Tq
tH
tL
.43ms
.21ms
.64ms
C. U.
Cnom
Cmed
Rcom
.22ms
680nf
---
752.21
.47ms
.18ms
678nf
---
758
.058ms
.030ms
.02ms
47nf
---
1.45K
.084ms
.064ms
.020ms
46.3nf
---
1.41K
Rmed
Texp
KL
KT
VLT
VUT
KH
KT
VLT
VUT
752.21
exp
KH
.51m
.85
.21
.63
.9V
1.7V
758
.51m
.79
.26
.51
.92V
1.24V
.06m
.85
.21
.63
.9V
1.7V
.06m
.71
.22
.48
.92V
1.24V
1.55KHZ
fq2= 1.5 KHz
Rmed
fql=_____Hz
fq2=______Hz
1.45K
1.41K
KL
PRACTICA No. 1
CIRCUITO 74HC132.
PRACTICA No. 1
Tq
fql= 17KHz
.058ms
.43ms
Rmed
Rmed
tH
tL
.030ms
.22ms
Texp
exp
C. U.
Cnom
Cmed
Rcom
.030ms
47nf
----
1.7k
.21ms
680nf
---
916.45
KH
KH
KL
KL
KT
KT
VUT
VLT
VLT
VUT
1.7 K
79.9
2.66
2.66
1.37
2.3V
3.15V
916.45
623
2.83
2.96
1.44
2.3V
3.15V
Tq
fql= 17KHz
12.02 KHZ
12.02 KHZ
tL
C. U.
Cnom
Cmed
Rcom
.030ms
.030ms
47nf
----
1.7k
.058ms
.087ms
.045ms
.048ms
46.3nf
---
1.65k
.43ms
.22ms
.21ms
680nf
---
916.45
.60ms
.32ms
.32ms
678nf
---
912
Rmed
Texp
1.7 K
KH
KL
VUT
exp
KH
KL
KT
KT
VLT
VLT
VUT
79.9
2.66
2.66
1.37
2.3V
3.15V
1.65K
76.3
1.69
1.58
.87
2.24V
2.48V
916.45
623
2.83
2.96
1.44
2.3V
3.15V
912
618
1.93
1.93
1.03
2.24V
2.48V
Rmed
fql= 17KHz
tH
PRACTICA No. 1
CIRCUITO LM555.
Figura 3 Seal de Reloj empleando el CI LM555, para una frecuencia fija y el C. U. al 50%.
PRACTICA No. 1
Tq
fql= 575Hz
fql=_____Hz
tH
tL
C. U.
Cnom
Cmed
Rcom
1.7ms
.85ms
.86ms
50%
330nf
---
1.91K
Rmed
exp
KH
KL
KT
VLT
VUT
1.91K
630
.75
.74
.37
---
---
Tq
fql=865KHz
fql=_____Hz
tH
tL
C. U.
Cnom
Cmed
Rcom
1.15ms
.59ms
.56ms
50%
380nf
---
1.88K
Rmed
Texp
KH
KL
KT
VLT
VUT
VLT
VUT
1.64V
3.36V
Rmed
exp
KH
KL
KT
1.88K
714
1.27
1.21
.62
10
PRACTICA No. 1
CIRCUITO CI LM311
Figura 4 Seal de Reloj empleando el CI LM311, para una frecuencia fija y el C. U. al 50%.
11
PRACTICA No. 1
Tq
fql=_____Hz
C. U.
Cnom
Cmed
Rcom
10ms
5ms
5ms
50%
33f
33f
112.3
Rmed
Texp
KH
KL
KT
VLT
VUT
4.4V
170mV
exp
Rmed
fql=_____Hz
tL
tH
112.3
15.24ms
KH
1.2
KL
.33
KT
1.35
VLT
VUT
Tq
fql=_____Hz
C. U.
Cnom
Cmed
Rcom
12.7ms
4.57
8.12
35%
33.7
33.7
110.3
Rmed
Texp
KH
KL
KT
VLT
VUT
3.97V
164mV
exp
Rmed
fql=_____Hz
tL
tH
12.7ms
17.9
1.41
KH
.43
KL
KT
1.44
VLT
VUT
CALCULOS
12
PRACTICA No. 1
13
PRACTICA No. 1
14
PRACTICA No. 1
SIMULACIONES
Simulacin 1 74ls14
15
PRACTICA No. 1
Simulacin 2 74HC132
16
PRACTICA No. 1
Simulacin 3 lm555
17
PRACTICA No. 1
.
Consideramos que el desarrollo de esta prctica debera abarcar ms de una sesin
experimental, el tiempo de una no es necesario para completar los tres circuitos.
18
PRACTICA No. 1
CONCLUSIONES Y HALLAZGOS
JARAMILLO GOMEZ MARCO ANTONIO
En esta prctica se entendi la forma en la que se pueden hacer las seales de reloj algunas
con un ciclo til mayor que otros, de igual manera la forma distinta de los valore de cada
elemento que depende de otro (los capacitores y resistencias).
En el caso del 555 la seal de reloj que nos entrega a la salida es casi de un ciclo til de
50% con algunas pequeas variantes pero se podra decir que esa seal de reloj es la ms
estable y con la que mejor se puede trabajar.
VILLA ZAMARRIPA ENRIQUE
Esta prctica nos ha permitido construir y probar 3 diferentes circuitos osciladores, esto es
de gran importancia para la electrnica digital, pues a partir de estos pulsos generados es
que funciona la electrnica digital.
El haber armado diferentes circuitos osciladores nos demuestra que no necesitamos estar
atados a una sola forma de generar las seales y tambin que cada circuito presenta
caractersticas propias que se pueden aplicar en diferentes casos o necesidades.
Tambin logramos percatarnos que la ausencia de valores exactos en nuestros capacitores
interviene en el resultado de la frecuencia de la seal y el valor calculado.
19
PRACTICA No. 1
BIBLIOGRAFIA Y REFERENCIAS
BIBLIOGRAFIA
Electrnica Teora de circuitos
Robert Boylestad y Louis Nashelsky
Editorial Pearson educacin, 2003
REFERENCIAS
Circuitos Generadores de Reloj.
Departamento de Electrotecnia Facultad de Ingeniera
Universidad Nacional de La plata
20