Está en la página 1de 8

ELECTRONICA II

SEMANA 5

Jesica Santibañez
21 de Agosto de 2023
Técnico en Automatización y Control
DESARROLLO DE LA ACTIVIDAD

Lee atentamente la información que se presenta. Analízala de acuerdo con los contenidos revisados en la
semana y desarrolla la actividad evaluativa.

Introducción

En el siguiente informe se presentará como se diseña un circuito con un decodificador de datos,


partiendo con explicar como se realiza el procedimiento de diseño, elaborando las tablas de
verdad, denominación de las entradas, funciones a desarrollar, para elaborar y simplificar el
circuito, se utilizarán las compuertas lógicas en estudio y se desarrollará en el simulador Proteus
el circuito diseñado.

Desarrollo.

PARTE A:
Has sido contratado para diseñar un sistema que permita realizar la decodificación digital de datos para
una industria que elabora componentes de radiocomunicaciones.
Para ello, se cuenta con tres interruptores digitales que generan las combinaciones equivalentes del 0 al 7
(en decimal):

000 0
001 1
010 2
011 3
100 4
101 5
110 6
111 7

Utilizando componentes MSI identifica, qué tipo de decodificador puede cumplir la función de recibir
estos 3 bit de entrada y activar la salida equivalente en decimal.

1. Menciona el procedimiento de diseño que deberás seguir para diseñar el circuito MSI y diseña el
circuito utilizando un decodificador que se ajuste a los requerimientos solicitados por la empresa.

a) Enunciar el problema: Creación de un circuito decodificador de señales digitales a decimales.


b) Identificar el número de entradas y salidas requeridas: Se requieren 3 entradas y 8 salidas.
c) Asignar nombre de letra a cada variable
d) Elaborar tabla de verdad.
e) Generar las funciones Booleanas o mapa de Karnaugh que correspondan
f) Representar las compuertas lógicas.
g) Determinar el tipo de Decodificador adecuado, para simular en circuito en Proteus
Tabla de Verdad
2. Simula el circuito utilizando simulador Proteus e Investiga en el data sheet (hoja técnica) del
decodificador utilizado su tabla lógica de funcionamiento.

Data Sheet Circuito Decodificador 74LS138


Simulación en Proteus:
Existen menos ceros que unos, por lo que utilizaremos F, para este circuito utilizaremos un decodificador
74LS138

Al existir menos ceros, se utilizó la lógica de control a través de ellos, para simplificar el proyecto, por lo
que se demostrará la utilización de F con la ley de Morgan
PARTE B:

Otra de las funcionalidades que requiere la empresa es que investigues y propongas un diseño de un
circuito sumador restador, donde utilices el circuito integrado 74LS83 o 74LS283, además, utilices display
7 segmentos y el decodificador 74LS47. La lógica del restador deberá incorporarlas a tu criterio,
considerando que la resta es equivalente a una suma de un número binario y el complemento del número
negativo, esto con el fin de reconocer el modo de operación de los circuitos integrados seleccionados.

3. Considera el circuito para elaborar una tabla con los componentes y compuertas utilizados y explica
su utilidad en el circuito sumador restador. Explica a detalle el funcionamiento del circuito lógico.

Componente o Compuerta Utilidad


Compuerta XOR También llamada OR exclusiva, esta actúa como
una suma binaria de un digito cada uno y el
resultado de la suma seria la salida. Otra manera
de verlo es que con valores de entrada igual el
estado de salida es 0 y con valores de entrada
diferente, la salida será 1.
Circuito integrado 74LS83 74LS83 Sumador Binario o SN74LS83N es un
circuito integrado “CI” de 4 Bit con acarreo rápido
y encapsulado DIP-16. El 74LS83 tiene cuatro
etapas independientes de circuitos sumadores
completos en un solo paquete. Se usa
comúnmente en aplicaciones donde están
involucradas operaciones aritméticas. Sirve para
realizar distintas practicas de electrónica ya que es
un sumador completo binario de 4 bits de alta
velocidad con acarreo interno; acepta 2 palabras
binarias de 4 bits (A1 – A4, B1 – B4) y una entrada
de acarreo (C0). Genera una suma de salida
binaria (R1 – R4) y una salida de acarreo (C4)
desde el bit de mayor significado. El LS83 opera
con operandos activos en ALTO ó activos en BAJO
(lógica positiva ó negativa).
Decodificador 74LS47 74LS48 Decodificador es un circuito integrado que
convierte el código binario de entrada en formato
BCD a niveles lógicos que permiten activar display
´s de 7 segmentos de cátodo común en donde la
posición de cada barra forma el número
decodificado.
Sirve para verificar la transformación de BCD a 7
segmentos. A diferencia del circuito 74LS47 es que
controla display´s de 7 segmentos de ánodo
común y el 74LS48 es para display´s de cátodo
común.
Utilidad de compuertas lógicas y componentes en un circuito sumador restador.

Un sumador/sustractor es un circuito que es capaz de añadir o restar números, por lo general, números
binarios de 4 bits. El circuito tiene un interruptor de modo que permite al usuario elegir entre sumar y
restar. Los circuitos utilizados en la lógica combinacional se utilizan como codificación, decodificación,
detección de errores, manipulación, entre otros. Los codificadores se definen “como circuitos
combinacionales que permiten pasar una información en forma decodificada en dígito decimal u octal a
una forma codificada BCD o binario.

Funcionamiento Circuito

Las salidas del circuito (S1, S2, S3, S,4) van conectadas a la entrada (A, B, C, D) del decodificador 74LS47,
las entradas BI/RB0, RBI, LT son entradas y se entrelazan para conectar una batería de 9v, para poder
energizar al decodificador.
Las salidas (QA, QB, QC, QD, QE, QF, QG), van conectadas a resistencias de 220 ohm, para proteger a los
leds del display, estos van conectados a la entrada del display que va conectado a tierra.

Conclusiones

Los circuitos combinacionales son un tipo de circuito, en los que la salida depende únicamente de la
entrada. Conociendo las etapas para diseñar un circuito pudimos, utilizar un simulador para conocer el
funcionamiento de estas combinaciones lógicas y los componentes utilizados para este tipo de circuitos.
Referencias Bibliográficas

IACC (2023). Lógica Combinacional. Electrónica II. Semana 5.

Circuitos MSI
https://personales.unican.es/manzanom/Planantiguo/EDigitalI/Tema_V.pdf

DataSheet Circuito Decodificador 74LS138


https://pdf1.alldatasheet.com/datasheet-pdf/download/51039/FAIRCHILD/74LS138.html

Sumadores binarios (2, 3 y 4 bits) con Compuertas Lógicas y Displays | D&R Tutoriales
https://www.youtube.com/watch?v=LtYwp_DCsOc&ab_channel=D%26RTutoriales

Electrónica digital: Decodificador 3 a 8 el 74138 simulado en Proteus


https://www.youtube.com/watch?v=LtYwp_DCsOc&ab_channel=D%26RTutoriales

También podría gustarte