Está en la página 1de 8

LABORATORIO VIRTUAL DE ARQUITECTURA DE

COMPUTADORES
PROFESOR: Mgs. Mauro Rosas Lara
GRUPO No. 06
INTEGRANTES: Erick Riofrio, Alvaro López, Anthony Chamorro, Ammy Yugcha,
David Yascaribay, Jordan Paida, Leandro Arguello, Pablo Sanchez
PARALELO: SI3-002
FECHA:
PRÁCTICA No. 5
Nombre de la práctica:
Diseño de un control de bus común con Buffers y Decodificador
Objetivos:

• Diseñar y simular un control de bus común con Buffers y Decodificador


• Diseñar y simular un Decodificador de 2 a 4 usando compuertas básicas
EQUIPO:

Circuitos 74ls83, Inversores 74ls04, displays de BCD de 7 segmentos, LogicProbe


(BIG), LogicState, Compuertas NAND, 4-Bit Magnitude 74LS85, Decodificador,
Octal buffers 74LS244, Dual 2 – Line to 4 – Line Decoder 74LS139, Power, Ground, 4
– to – 16 Line Decoder 74HC154, LED – GREEN.

TRABAJO PREPARATORIO:
Para el primer circuito se seleccionó los siguientes implementos de la placa:
LogicProbe (BIG), LogicState, displays de BCD de 7 segmentos, Octal buffers
74LS244, Dual 2 – Line to 4 – Line Decoder 74LS139, Power, Ground,
Decodificadores, luego procedimos a armar el circuito colocando de manera exacta y
en orden sus partes, para obtener un control de acceso a un bus común de 4 bits,
después de terminar procedimos a probar el funcionamiento y luego realizamos la
captura de pantalla de nuestro circuito. Despues procedimos a armar el siguiente
circutito que está compuesto por las siguientes partes: LogicProbe (BIG), LogicState,
displays de BCD de 7 segmentos, Octal buffers 74LS244, Decoder 74HC154, LED –
GREEN, Ground, Decodificadores, luego seguimos a armar el circuito colocando de
manera exacta y en orden sus partes, para diseñar un bus común para 6 registros de A,
B, C, D, E, F de 4 bits c/u, después de terminar procedimos a probar el funcionamiento
y luego realizamos la captura de pantalla de nuestro circuito.

Para el segundo circuito se seleccionó los siguientes implementos de la placa:


LogicProbe (BIG), LogicState, Compuertas NAND, Inversores 74ls04, luego seguimos
a armar el circuito colocando de manera exacta y en orden sus partes, para Diseñar y
simular un Decodificador de 2 a 4 usando compuertas básicas, después de terminar
procedimos a probar el funcionamiento y luego realizamos la captura de pantalla de
nuestro circuito.
PROCEDIMIENTO:
1. Armar en el simulador un control de acceso a un bus común de 4 bits usando
Buffers y Decodificador(es)

Diseñar un bus común para 6 registros de A, B, C, D, E, F de 4 bits c/u . probar


el funcionamiento y realizar la captura de pantalla del simulador

2. Diseñar y simular un Decodificador de 2 a 4 usando compuertas básicas probar


el funcionamiento y realizar la captura de pantalla del simulador
CUESTIONARIO
1. Construir un Decodificador de 3 a 8 usando decodificadores de menor
tamaño.

2. Consultar otras aplicaciones de los Decodificadores ( al menos 2).

Los decodificadores se emplean fundamentalmente para seleccionar los


diferentes puertos de E/S (entrada/salida) y así la computadora pueda
comunicarse con los diferentes dispositivos externos (periféricos). Estos
decodificadores son conocidos como decodificador de direcciones de puertos.
Su función principal es la de direccionar espacios de memoria. Un
decodificador de N entradas es capaz de direccionar 2N espacios de memoria.
Para poder direccionar 1kb de memoria se necesitarían 10 bits, ya que la
cantidad de salidas sería 210, igual a 1024.
De esta manera:
▪ Con 20 bits se tienen 220 lo que equivale a 1Mb.
▪ Con 30 bits se tienen 230 lo que equivale a 1Gb.
Como Demultiplexor
Un decodificador con una entrada de validación se comporta como un
demultiplexor. De hecho no existen circuitos integrados con demultiplexores,
sino que se usan decodificadores.

Bibliografía
Gómez, P. J. (s.f.). Codificadores, Decodificadores y Comparadores... Recuperado el julio de
2021, de EduDevices: www.edudevices.com.ar
ELECTRONICAONLINE. (s.f.). Codificadores y Decodificadores. Recuperado el julio de 2021, de
ELECTRONICAONLINE:
https://electronicaonline.net/electronica-digital/codificadores-y-decodificadores/

DECODIFICADORES. (s.f.). Recuperado el julio de 2021, de Digital:


https://personales.unican.es/manzanom/Planantiguo/EDigitalI/DECG6.pdf

Díaz, G. 9. (s.f.). DECODIFICADORES y DEMULTIPLEXORES. Recuperado el julio de 2021, de


DOCPLAYER:
https://docplayer.es/amp/20772122-Decodificadores-y-demultiplexores-alejandro-ald
ridge-arabaolaza-alvaro-gomez-manzanares-andrei-marius-smintina.html

COMENTARIOS Y CONCLUSIONES

Comentarios
▪ En el primer circuito se observó que se implementó las mismas partes, para
diseñar los circuitos, y sus diferencias son el decodificador y el LED-GREEN.
▪ Después de haber diseñado un bus común para 6 registros de A, B, C, D, E, F
de 4 bits c/u, se observó que su funcionamiento no era el adecuado, a pesar de
que intentamos mejorarlo, para al final no tener existo.
▪ La facilidad de utilizar las compuertas básicas en comparación con los Buffers
y Decodificador(es), se puede verificar al momento de armar y probar el
circuito requerido en la práctica.
Conclusiones
▪ Los decodificadores realizan una función inversa de los codificadores, con el
fin de recuperar la señal de información de los bits codificados.
▪ El circuito del decodificador está instalado en el lado del receptor, siendo así las
compuertas NAD y NOR los elementos básicos que se utilizan en él.
▪ La utilización de los buffers y el codificador nos mostró otra manera más
atractiva a la hora de proceder armar los circuitos y mostrándonos las diferentes
verificaciones que se puede hacer con ellos

UNIVERSIDAD CENTRAL DEL ECUADOR


FACULTAD DE INGENIERÍA Y CIENCIAS APLICADAS
SISTEMAS DE LA INFORMACIÓN
INFORME DE ARQUITECTURA DE COMPUTADORES

Integrantes:
Erick Riofrio, Alvaro López, Anthony Chamorro, Ammy Yugcha, David Yascaribay, Jordan Paida,
Leandro Arguello, Pablo Sanchez.
Curso: Fecha:
SIS3-002

Tema: Diseño de un control de bus común con Buffers y Decodificador

Objetivo General

Aprender sobre el diseño de un control de bus común con Buffers y Decodificador, usando las
herramientas del simulador de circuitos Proteus, para entender el funcionamiento que este
control nos puede dar.
Objetivos Específicos
▪Aprender sobre las funciones de los Buffers y Decodificador, en un control de bus
común simulado en Proteus.
▪ Recordar el uso de las compuertas básicas esta vez en un Decodificador de 2 a 4,
también simularlo en Proteus.
▪ Entender el funcionamiento de un bus común de 6 registros en 4 bits, también entender
la construcción de un Decodificador de 3 a 8.
Descripción del Proyecto

1. Instalar el proteus.
2. Abrir un nuevo proyecto.
3. Buscar los elementos que vamos a usar en ambos circuitos
4. Comenzar a armar los circuitos.
5. Comprobar que funcione de manera correcta ambos circuitos.

Infraestructura del Computador


● Disco duro de 1TB.
● Sistema operativo Windows 10 pro 64 bits.
● Proteus Version 8.5 para 64 bits.
● Memoria Ram de 8 GB
● Procesador Intel Core i7 2da Generación.
● Microsoft Office 2013.

Alcance del Proyecto


Este proyecto está dirigido a personas con el suficiente conocimiento en la aplicación proteus, y
además que manejen de manera correcta y funcional, en conjunto sepa dominar los
conocimientos requeridos al momento armar el circuito y ponerlo en funcionamiento, de
manera que no se le complique y ni le parezca tedioso a la persona o al usuario que realice tal
proyecto, de manera que pueda obtener los circuitos que requiera, utilizando en este caso
Buffers y Decodificador.
Limitaciones
I. No conocer la funcionalidad de la aplicación proteus, impidiendo realizar de una manera
correcta el proyecto.
II. No contar con el sistema operativo de Windows para descargar el programa.
III. Que el computador no disponga de los requisitos mínimos que requiere el programa para
ejecutarse.
IV. No conocer de manera correcta como implementar los buffers y decodificador al
momento de armar el circuito.
V. Desconocer el nombre de los elementos en la aplicación proteus y como encontrarlos.
VI. No contar con las herramientas adecuadas para realizar el trabajo.

Conclusiones y Recomendaciones
Conclusiones:

Los decodificadores son circuitos digitales que poseen como funcionalidad identificar la

existencia de una cierta mezcla de bits en sus entradas y señalar la existencia de este
código por medio de un cierto grado de salida
▪ Después de haber realizado la practica, elaborado el circuito con proteus y la tabla de
verdad llegamos a la conclusión de que los datos suministrados durante el mismo son
exactamente correspondientes y cumplen con nuestras expectativas tanto en la parte
teórica como en la parte practica con su respectiva visualización en el display.
▪ Para la realización de los circuitos se tomó como referencia el circuito realizado en la
práctica en donde se usó buffers y decodificadores para 4 registros de 4 bits, lo que
permitió diseñarlos sin ningún problema y con un funcionamiento adecuado.
Recomendaciones:

a Si requerimos una salida a nivel bajo, el descodificador se puede implementar con


compuertas NAND e inversores, uno por cada salida.
b Para garantizar el acceso ordenado al bus, existe un sistema de arbitraje, centralizado o
distribuido, que establece las prioridades cuando dos o más unidades pretenden acceder
al mismo tiempo al bus, es decir, garantiza que en cada momento solo exista un master.
c Antes de diseñar circuitos como los que acabamos de realizar, tenemos que haber
adquirido los conocimientos necesarios sobre las funciones de los diferentes
componentes que estos necesitan.
d Es necesario conocer la gran variedad de instrumentos que posee el simulador para de
esta manera no tener inconvenientes al momento de localizarlos a los mismos y antes de
poner en funcionamiento el simulador comprobar si todas las instalaciones están
correctamente instaladas.
Bibliografía

Gómez, P. J. (s.f.). Codificadores, Decodificadores y Comparadores... Recuperado el Julio de 2021, de


EduDevices: www.edudevices.com.ar

ELECTRONICAONLINE. (s.f.). Codificadores y Decodificadores. Recuperado el Julio de 2021, de


ELECTRONICAONLINE:
https://electronicaonline.net/electronica-digital/codificadores-y-decodificadores/

DECODIFICADORES. (s.f.). Recuperado el Julio de 2021, de Digital:


https://personales.unican.es/manzanom/Planantiguo/EDigitalI/DECG6.pdf

Díaz, G. 9. (s.f.). DECODIFICADORES y DEMULTIPLEXORES. Recuperado el Julio de 2021, de DOCPLAYER:


https://docplayer.es/amp/20772122-Decodificadores-y-demultiplexores-alejandro-aldridge-ara
baolaza-alvaro-gomez-manzanares-andrei-marius-smintina.html

También podría gustarte