Está en la página 1de 7

ESCUELA SUPERIOR POLITÉCNICA DE CHIMBORAZO

FACULTAD: INFORMÁTICA Y ELECTRÓNICA


ESCUELA (NOMBRE DE LA ESCUELA)
CARRERA: (NOMBRE DE LA CARRERA)

GUÍA DE LABORATORIO DE SISTEMAS DIGITALES

PRÁCTICA No. 4
“DISEÑO DE SISTEMAS CONTROLADORES
COMBINACIONALES”

1. DATOS GENERALES:

NOMBRE: (estudiante(s) CÓDIGO(S): (de estudiante(s)

Dario Gabriel Armijos Vilema 658

Jhonny Fernando Moyon Llamuca 726

Jorge Luis Hilaño Chanatasi 713

GRUPO No.:

FECHA DE REALIZACIÓN: FECHA DE ENTREGA:

2016/05/04 2016/05/10
2. OBJETIVO(S):

2.1. GENERAL
Diseñar e implementar sistemas controladores combinacionales con circuitos LSI
y MSI

2.2. ESPECÍFICOS

• Diseñar un circuito combinación que permita sumar dos dígitos BCD 8421, tanto las
entradas como salidas se visualizaran en display de 7 segmentos.
• Simular e implementar el diseño con SUMADORES.
• Establecer diferencias presentes entre el diseño actual y los obtenidos en las
prácticas anteriores.
• Seleccionar los dispositivos más relevantes para aplicar en el diseño.
• Emplear correctamente los catálogos de dispositivos electrónicos integrados.

3. METODOLOGÍA

En la elaboracion de este proyecto, utilizamos un diseño a base de compuertas basicas


para la implemetacion de un sumador de tres bits, para cual utilizamos tablas de verdad,
simplificacion por mapas K, y materiales adecuados para correcto funcionamiento del
circuitos.

4. EQUIPOS Y MATERIALES:

Equipos:

• Protoboard
• Pinzas
• Fuente de protoboard
• Cable para la fuente
• Cargador 5V
Materiales:

CANT DETALLE P.UNITARI VALOR


. O
2 Circuito integrado 7483 (Sumador 4 bits TTL) 0.60 1.20
4 Circuito integrado 7447 (DECO TTL) 0.60 2.40
1 Circuito integrado 7432 (OR TTL) 0.60 0.60
1 Circuito integrado 7408 ( ANDTTL ) 0.60 0.60
4 Display 7 segmentos 0.80 1.60
2 dipswitch 0.35 0.70
8 Resistencias 220 ohmios 0.05 0.40
3 Metros de cable 0.40 1.20
TOTAL 8.70
5. MARCO TEÓRICO:

Tecnología TTL
TTL: Transistor Transistor Logic más conocida como SN74XXX., Tecnología digital con las
siguientes características:
• Su tensión de alimentación característica se halla comprendida entre los 4'75V y los
5'25V.
• Como su rango de alimentación es estrecho, los niveles lógicos vienen definidos por el
rango de tensión comprendida entre 0'2V y 0'8V para el estado L (Low, bajo, 0) y los
2'4V y Vcc para el estado H (Higth, alto, 1).
• La velocidad de transmisión entre los estados lógicos es buena, en el caso de la TTLS
(Long Scale) es de 250Mhz.
• Debido a su buena capacidad de transmisión se sacrifica en el gasto energético
sacrificando el Fan Out.
• Tratando de mejorar sus condiciones en carga y velocidad han aparecido diferentes
versiones de TTL como FAST, SL, S, etc. y últimamente los TTL: HC, HCT y HCTLS.
• La velocidad de transmisión.
• Debido a su alto consumo su cargabilidad en Fan Out es de 10 elementos o compuertas.

Código BCD
El código BCD (del inglés binary-coded-decimal) que significa decimal codificado en binario hace
mucho más fácil la conversión a decimales. En la figura 2-1 se muestra el código BCD de 4 bits
para los dígitos decimales 0-9. Nótese que el código BCD es un código pesado. El bit más
significativo tiene un peso de 8 mientras que el menos significativo solo tiene un peso de 1. A
este código se le conoce más precisamente como el código BCD 8421. El 8421 el nombre se
refiere al peso que se le da a cada lugar en el código de cuatro bits. Existen carios códigos BCD
que tienen otros pesos para los cuatro lugares. Como el código BCD 8421 es el más popular, se
acostumbra referirse al el simplemente como el código BCD.
Semisumador
Tienen dos entradas Ai y Bi, y dos salidas Si y Ci+1 que se
corresponden con el bit de suma y de acarreo, respectivamente.
El esquema de un semisumador HA, su tabla de verdad y su
estructura interna son:

Sumador de n bits
Los semisumadores y sumadores completos pueden unirse para formar sumadores de 2
números de n bits. Esto se consigue mediante el empleo de n sumadores completos en los que

la entrada de acarreo del sumador j+1 se conecta a la salida de acarreo del sumador j. En la
siguiente figura se muestra el esquema de bloques y constitución interna de un sumador de 4
bits.

Sumador BCD

Un tipo particular de sumadores binarios lo constituyen aquellos que aceptan números BCD en
sus entradas y generan el resultado también en BCD. El sumador BCD más básico es el que
realiza la suma de dos dígitos BCD, A y B, junto con un posible acarreo de entrada, K; y genera
un acarreo de salida, Kout, y el resultado BCD de la suma, Z. Su estructura interna está basada
en sumadores binarios de 4 bits. Existe un circuito combinacional que detecta si el resultado del
primer sumador es un número BCD y un segundo sumador, que añade la magnitud 6 ó 0, según
corresponda, para convertir la suma binaria al valor BCD de la salida:

El sumador binario 7483 El circuito integrado 7483 implementa un sumador binario


completo de 2 números de 4 bits
Dónde: A3-A0 y B3-B0 son los dos números a sumar. Siendo A3 y B3 los bits más
significativos, mientras que A0 y B0 son los menos significativos. C0 es el acarreo de
entrada. S3-S0 son las salidas del circuito. C4 es el acarreo de salida. En conjunto,
C4:S3:S2:S1:S0 forman el resultado de la operación.

6. PROCEDIMIENTO:

A continuación, se muestra el circuito digital para realizar la suma de dos dígitos en BCD.

El primer sumador de la izquierda suma los dos dígitos decimales colocados en los
codificadores. Si la salida de acarreo de este sumador =0 y el resultado de esta suma no es
mayor que 9, no se efectúa ninguna corrección, pues el segundo sumador le suma 0000 al
resultado obtenido por el primer sumador. Si se da la condición de que CO (del primer
sumador) = 1 o (P>Q) = 1, entonces se suma el número 6 (0110) en el segundo sumador.
Simulación

7. CONCLUSIONES Y RECOMENDACIONES:

Al realizar esta práctica podemos notar la gran reducción de circuitería a comparación de


los circuitos de la práctica anterior. El CI 7483, reduce enormemente el circuito, evitando
errores de conexiones.
Al disminuir el cableado disminuye el rango de erros que pueda existir. Se debe tener nuy
en cuenta la polaridad de los elementos para no generar ningún corto circuito que dañe
nuestro circuito.

8. BIBLIOGRAFÍA:

Comunidad de alumnos Que Grande. (s.f.). quegrande.org. Recuperado el 10 de Octubre de


2015, de http://quegrande.org/apuntes/grado/1G/TEG/teoria/10-11/tema_10_-
_familias_logicas_ttl.pdf
Floyd, T. (2006). Fundamentos de SIstemas Digitales (Novena ed.). (M. Martin-Romo, Ed.)
Madrid, España: Pearson Eduación.
Instituto Técnico Superior Pereira. (s.f.). Tecnologías TTL y CMOS. Recuperado el 11 de Octubre
de 2015, de http://www.digitale.galeon.com/TTlCmos.htm
Wayne. (2011). Electronica digital 1: Familias TTL y CMOS. Recuperado el 10 de Octubre de
2015, de http://sergiorendain.blogspot.com/2011/02/familias-logicas-ttl-y-cmos.html

ANEXOS
Circuito implementado con sumadores 7483

También podría gustarte