Está en la página 1de 28

Universidad Católica de Santa María

E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: …………………………………………………………………………………….. Fecha: 20/09/2016
Tiempo: 90 minutos
I. DESARROLLE. (4 pts c/u)
1. Diseñe el circuito comparador según el detalle indicado a continuación.

2. Dada el siguiente circuito:

a) Obtenga la función booleana


b) Simplifique la función booleana.
c) Implemente la función obtenida.
d) Construya su tabla de verdad.

3. Dada la siguiente función:


f ( a ,b , c , d )=∑ 1 , 4 ,12,14 +∑ 6,9
d

a) Simplifique la función empleando suma de productos


b) Dibuje el circuito equivalente.
c) Reduzca empleando solo puertas NAND de dos entradas
d) Dibuje el circuito equivalente.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: ………………………………………………………………………………….. Fecha: 20/09/2016
Tiempo: 90 minutos
I. DESARROLLE. (4 pts c/u)
1. La figura representa un circuito multiplicador de dos números X (x 1,x0) e Y (y1,y0) de dos bits cada uno
y que produce una salida Z3 Z2 Z1 Z0. Diseñe el circuito solicitado.

2. Dada el siguiente circuito:

a) Obtenga la función booleana


b) Simplifique la función booleana.
c) Implemente la función obtenida.
d) Construya su tabla de verdad.

3. Dada la siguiente función:


f ( a ,b , c ) =∏ (0 , 2,4,6)+ ∏ 3
d

a) Simplifique la función empleando productos de sumas


b) Dibuje el circuito equivalente.
c) Reduzca empleando solo puertas NOR de dos entradas
d) Dibuje el circuito equivalente.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: ………………………………………………………………………………….. Fecha: 20/09/2016
Tiempo: 90 minutos
I. COMPLETE CORRECTAMENTE. (0.8 pts c/u)
1. Los rangos entre los que varía el “0” lógico son ………………………………………………………………………….
2. En un mapa de Karnaugh de 32 posiciones, un grupo de 8 se expresa con una función de ………………….
3. La suma en octal de 1078 + 5BC16 + 101 es ……………………………………………………………………………………...…
4. La corriente máxima que puede proporcionar un 1 lógico se denomina …………………………………………….
5. A parte del Binario Natural otro sistema de numeración binario es ……………………………………………………

II. MARQUE VERDADERO O FALSO. (0.5 pts c/u)


( ) Un mismo circuito integrado solo puede incorporar las mismas funciones lógicas.
( ) La nomenclatura de cada posición en un mapa de Karnaugh es un código binario natural.
( ) Un nivel lógico “0” puede implicar diferentes voltajes.
( ) Una puerta lógica puede producir la misma salida para diferentes combinaciones de entrada.
( ) Hoy en día todas las magnitudes que observamos en el medio ambiente son analógicas.
( ) El producto aritmético se implementan mediante puertas AND.
( ) Los “miniterminos” corresponden a suma de productos.
( ) Una circuito integrado de funciones lógicas básicas puede considerarse un integrado MSI.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 20/09/2016
Tiempo: 90 minutos
I. MARQUE VERDADERO O FALSO. (0.5 pts c/u)
( ) La conversión directa de binario a octal implica una ampliación de los numerales empleados.
( ) Una circuito integrado de funciones lógicas básicas puede considerarse un integrado LSI.
( ) Un mismo circuito integrado puede incorporar distintas funciones booleanas.
( ) Un nivel lógico “1” puede implicar diferentes voltajes.
( ) De un integrado a otro la información viaja en código binario.
( ) Los “maxiterminos” corresponden a productos de sumas.
( ) La suma aritmética se implementan mediante puertas OR.
( ) La nomenclatura de cada posición en un mapa de Karnaugh es un código binario natural.
( ) Los teoremas de DeMorgan convierten una función booleana en compuertas universales.

II. COMPLETE CORRECTAMENTE. (0.8 pts c/u)


1. El álgebra de Boole se define sobre un conjunto binario sobre los cuales se definen ………………………….
…………………………………………………….
2. En un mapa de Karnaugh de 32 posiciones, un grupo de 16 se expresa con una función de …………….….
3. La suma en hexadecimal de 7018 + 3DE16 + 111 es ……………………………………………………………………….…
4. La corriente máxima que puede proporcionar un 0 lógico se denomina …………………………………………….
5. El código que permite el intercambio de información se denomina …………………………………………………….
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: ………………………………………………………………………………….. Fecha: 21/09/2016
Tiempo: 90 minutos
I. COMPLETE CORRECTAMENTE. (0.8 pts c/u)
1. En un sistema de numeración, el principio de ……………………………….…. indica la forma como debemos
agrupar.
2. El álgebra booleana se define sobre un conjunto que tiene………………………………………………………………..
3. El funcionamiento de un circuito se puede expresar además de una tabla de verdad con………….……….
………………………………………………………………………………..…………………………………………………………….……………
4. La suma en octal de 1258 + 4CE16 + 110 es ……………………………………………………………………………………...…
5. La conversión directa de Hexadecimal a Binario implica una …………………………………… de numerales

II. MARQUE VERDADERO O FALSO. (0.5 pts c/u)


( ) El fan out tiene que ver con el tiempo que demora en pasar la señal de una etapa a la otra.
( ) A partir de una tabla de verdad no se puede obtener la función booleana.
( ) El código Gray implica que de posición a posición solo cambie un “1” por un “0” o viceversa.
( ) Un nivel lógico “0” puede implicar diferentes voltajes.
( ) Una puerta lógica puede producir la misma salida para diferentes combinaciones de entrada.
( ) Al tomar solo los unos de una tabla de verdad empleo un producto de sumas.
( ) Para pasar de otro sistema de numeración al decimal empleo la descomposición polinomial.
( ) Una circuito integrado de funciones lógicas básicas puede considerarse un integrado SSI.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 21/09/2016
Tiempo: 90 minutos
I. MARQUE VERDADERO O FALSO. (0.5 pts c/u)
( ) El código Gray implica que de posición a posición solo cambie un 0 por un 1 o viceversa.
( ) Un mismo circuito integrado puede incorporar distintas funciones booleanas.
( ) Los teoremas de DeMorgan convierten una función booleana en compuertas universales.
( ) Al tomar solo los ceros de una tabla de verdad empleo una suma de productos.
( ) Para pasar de otro sistema de numeración al decimal empleo la descomposición polinomial.
( ) Una circuito integrado de funciones lógicas básicas puede considerarse un integrado LSI.
( ) El fan out tiene que ver con el tiempo que demora en pasar la señal de una etapa a la otra.
( ) A partir de una tabla de verdad no se puede obtener la función booleana.

II. COMPLETE CORRECTAMENTE. (0.8 pts c/u)


1. En un sistema de numeración, el principio de ……………………………….…. indica que toda cifra tiene un
valor según la posición que tome.
2. El complemento a dos se emplea para ……………………….……………………………………………………………………….
3. El álgebra booleana trabaja sobre un conjunto sobre el que se definen ………………………………………………
………………………………………………………………………………………………………………………………………………………….
4. La suma en hexadecimal de 4518 + 2EC16 + 101 es ……………………………………………………………………….….
5. La conversión directa de Binario a Octal implica una …………………………………… de numerales.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 21/09/2016
Tiempo: 90 minutos
II. DESARROLLE. (4 pts c/u)
1. Diseñe un circuito combinacional que realice la suma aritmética de dos números binarios, uno (X1 X0)
y el otro (Y1 Y0) y cuyo resultado también este dado en binario.

2. Dada el siguiente circuito:

a) Obtenga la función booleana


b) Construya su tabla de verdad.
c) Simplifique la función booleana.
d) Implemente la función obtenida empleando compuertas de solo dos entradas.

3. Dada la siguiente función:


f ( a ,b , c , d )=∑ 1,7 ,11,13,14+ ∑ 3,5,6,9,10,12,15
d

a) Simplifique la función empleando suma de productos


b) Dibuje el circuito equivalente.
c) Reduzca empleando solo puertas NOR de dos entradas
d) Dibuje el circuito equivalente.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE I


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 21/09/2016
Tiempo: 90 minutos
III. DESARROLLE. (4 pts c/u)
1. Diseñe un circuito combinacional que conste de dos entradas de datos A y B y dos entradas de
selección S1 y S0 y dos salidas Y1 Y0. El funcionamiento está dado por la siguiente tabla.

S1 S0 Y1 Y0

0 0 A+B A-B

0 1 A*B A/B

1 0 A’ A’*B

1 1 B’ A*B’

2. Dada el siguiente circuito:

a) Obtenga la función booleana


b) Construya su tabla de verdad.
c) Simplifique la función booleana.
d) Implemente la función obtenida empleando compuertas de solo dos entradas.

3. Dada la siguiente función:


f ( a ,b , c ) ∏ (0 , 2,4,8)+ ∏ 3,5,6,9,10,12,15
d

a) Simplifique la función empleando suma de productos


b) Dibuje el circuito equivalente.
c) Reduzca empleando solo puertas NAND de dos entradas
d) Dibuje el circuito equivalente.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
I. COMPLETE CORRECTAMENTE. (0.5 pts c/u)
1. La diferencia o resta de dos números binarios se puede implementar con un sumador para ello debo
de …………………………………………………………………………………………………………………….…………………………………..
2. Un decodificador además de emplearlo en la conversión de código también se le puede emplear
en…… …….………………………………………………………………………….……….
…………………………………………………………………..
3. Si un latch con puertas NOR tiene sus entradas a “1”, su salida será igual a …………………………….
…………...
4. El circuito secuencial cuyo comportamiento depende del orden que cambien las señales de entrada y
que pueden cambiar en un instante de tiempo se denomina ……………………………………………………………….
5. Un flip flop almacena un 1 o un 0 y solo cambiara estos valores cuando
…………………………………………………
…….………………………………………………………………………….……….…………………………………………………………………..
6. Las entradas asíncronas de un flip flop tipo D son …………………………………………………………………………………
7. Entendido el problema el siguiente paso para la síntesis de circuitos combinacionales es …………………
…….………………………………………………………………………….……….…………………………………………………………………..
8. Las herramientas necesarias para describir una máquina de estado finita son
……………………………………….
………………………………………………………………………………………………………………………………………………………………

II Marque verdadero (F) o falso (F) según corresponda. (0.5 pt c/u)


(V) Un semisumador completo se puede obtener a partir de un sumador completo.
(V) El número de estados está determinado por el número de flip flops del circuito secuencial.
(F ) Un flip-flop almacena 2 bit de información (0 y 1).
(F ) Un flip-flop tipo JK se puede implementar con flip-flop tipo T.
(V) El codificador de prioridad puede atender a varias entradas simultaneas.
(V) En una máquina de Moore la salida depende únicamente del estado anterior.
(V) Analizar sistemas secuenciales es obtener el diagrama de transición de estados.
(F ) Siempre que se produzca flanco de reloj se pasa a un nuevo estado.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
I. COMPLETE CORRECTAMENTE. (0.5 pts c/u)
1. La diferencia o resta de dos números binarios se puede implementar con un sumador para ello debo
de …………………………………………………………………………………………………………………….…………………………………..
2. Un multiplexor además de emplearlo en la selección también se le puede emplear en……………….. …….
………………………………………………………………………….……….…………………………………………………………………..
3. Si un latch con puertas NAND tiene sus entradas a “0”, su salida será igual a
……………………………………...
4. El circuito secuencial cuyo comportamiento depende del conocimiento de sus señales de entrada en
un momento determinado se denomina ……………………………………………………………………………………………..
5. Un flip flop almacena un 1 o un 0 y solo cambiara estos valores cuando
…………………………………………………
…….………………………………………………………………………….……….…………………………………………………………………..
6. Las entradas asíncronas de un flip flop tipo JK son
…………………………………………………………………………………
7. Circuito que permite cambiar la representación de un número en binario para poder mostrarse en un
display de LEDs asociados
……………………………………………………………………………………………………………………..
8. La diferencia entre una máquina de Moore y una de Mealy es
……………………………………………………………….
………………………………………………………………………………………………………………………………………………………………

II Marque verdadero (F) o falso (F) según corresponda. (0.5 pt c/u)


(F ) Un sumador completo se puede obtener a partir de semisumadores.
(F ) El número de estados está determinado por las entradas y salidas del circuito secuencial.
(F ) Un flip-flop tipo JK se puede considerar que es igual a un flip-flop tipo SR.
(V) Un decodificador es un circuito previo para un display de siete segmentos.
(V) El circuito selector de entrada es un multiplexor.
(F ) En una máquina de Moore la salida depende únicamente del estado actual.
(V) Analizar sistemas secuenciales es obtener la tabla de transición de estados.
(F ) Siempre que se produzca flanco de reloj se pasa a un nuevo estado.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
II Marque verdadero (F) o falso (F) según corresponda. (0.5 pt c/u)
(F ) Un sumador completo se puede obtener a partir de semisumadores.
(F ) El número de estados está determinado por las entradas y salidas del circuito secuencial.
(F ) Un flip-flop tipo JK se puede implementar con flip-flop tipo T.
(F ) El circuito selector de salida es un multiplexor.
(V) En una máquina de Moore la salida depende del estado actual.
(V) Analizar sistemas secuenciales es obtener el diagrama de transición de estados.
(V) De un estado a otro se pasa en cada flanco de la señal de reloj.
(V) Un decodificador se puede implementar con un demultiplexor.

I. COMPLETE CORRECTAMENTE. (0.5 pts c/u)


1. Un decodificador además de emplearlo en la conversión de código también se le puede emplear
en…… …….………………………………………………………………………….……….
…………………………………………………………………..
2. El estado de mantenimiento en un latch NOR se da cuando sus entradas son
………………………………………
3. El circuito secuencial cuyo comportamiento depende del orden que cambien las señales de entrada y
que pueden cambiar en un instante de tiempo se denomina ……………………………………………………………….
4. Un flip flop puede cambiar repentinamente a 1 cuando …………………………………………………………………….…
…….………………………………………………………………………….……….…………………………………………………………………..
5. Las entradas síncronas de un flip flop tipo SR son …………………………………………………………………………………
6. El primer paso para el análisis de un circuitos combinacional es ………………………………………..…………………
…….………………………………………………………………………….……….…………………………………………………………………..
7. Las herramientas necesarias para describir una máquina de estado finita son
……………………………………….
………………………………………………………………………………………………………………………………………………………………
8. Circuito que permite cambiar la representación de un número en binario para poder mostrarse en un
display de LEDs asociados
……………………………………………………………………………………………………………………..
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
II Marque verdadero (F) o falso (F) según corresponda. (0.5 pt c/u)
(V) Un semisumador completo se puede obtener a partir de un sumador completo.
(F ) El número de estados está determinado por las entradas y salidas del circuito secuencial.
(F ) Un flip-flop almacena 2 bit de información (0 y 1).
(F ) Un flip-flop tipo JK se puede implementar con flip-flop tipo T.
(F ) Un codificador de prioridad puede atender a una sola entrada.
(F ) El circuito que convierte de binario a decimal se denomina codificador.
(V) En una máquina de Mealy la salida depende del estado anterior y la entrada.
(F ) Sintetizar sistemas secuenciales es obtener el diagrama de transición de estados.

II. COMPLETE CORRECTAMENTE. (0.5 pts c/u)


1. Un decodificador además de emplearlo en la conversión de código también se le puede emplear
en…… …….………………………………………………………………………….……….
…………………………………………………………………..
2. El estado de mantenimiento en un latch NAND se da cuando sus entradas son
………………………………………
3. El circuito secuencial cuyo comportamiento depende del orden que cambien las señales de entrada y
que pueden cambiar en un instante de tiempo se denomina ……………………………………………………………….
4. Un flip flop tipo SR cambia repentinamente a 0 cuando …………………………………………………………………….…
…….………………………………………………………………………….……….…………………………………………………………………..
5. Las entradas síncronas de un flip flop tipo T son …………………………………………………………………………………..
6. El primer paso para el análisis de un circuitos combinacional es ………………………………………..…………………
…….………………………………………………………………………….……….…………………………………………………………………..
7. Las herramientas necesarias para describir una máquina de estado finita son
……………………………………….
………………………………………………………………………………………………………………………………………………………………
8. La diferencia entre una máquina de Moore y una de Mealy es
……………………………………………………………….
……..………………………………………………………………………………………………………………………………………………………
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
III. DESARROLLE. (4 pts c/u)
1. Implemente con multiplexores la siguiente función:
f ( a ,b , c ) =∑ 1,3 , 4 , 5 , 6
a) Empleando un solo multiplexor.
b) Empleando multiplexores con dos entradas de selección.
c) Empleando multiplexores con una entrada de selección.

2. Analice el siguiente circuito secuencial.


a) Indicar el tipo de máquina de estado a que pertenece.
b) El diagrama de transición de estados
c) Dibujar la tabla de estados.

3. La siguiente tabla de estados describe el funcionamiento de un sistema secuencial sincrónico.


a) Construya el diagrama de transición de estados.
b) Diseñar el circuito descrito por el DTE anterior empleando flip flops tipo JK y la mínima cantidad
de puertas AND, OR y NOT.

x
  0 1
A D/0 C/0
B B/0 A/1
C A/0 D/1
D C/1 B/0
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
III. DESARROLLE. (4 pts c/u)
1. Implemente con multiplexores la siguiente función:
f ( a ,b , c ) =∑ 1,2 ,3 , 6 , 7
a) Empleando un solo multiplexor.
b) Empleando multiplexores con dos entradas de selección.
c) Empleando multiplexores con una entrada de selección.

2. Analice el siguiente circuito secuencial.


a) Indicar el tipo de máquina de estado a que pertenece.
b) El diagrama de transición de estados
c) Dibujar la tabla de estados.

3. La siguiente tabla de estados describe el funcionamiento de un sistema secuencial sincrónico.


a) Construya el diagrama de transición de estados.
b) Diseñar el circuito descrito por el DTE anterior empleando flip flops tipo SR y la mínima cantidad
de puertas AND, OR y NOT.

x
  1 0
A B/0 D/1
B C/1 A/0
C A/1 B/0
D C/1 A/1
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
III. DESARROLLE. (4 pts c/u)
1. Implemente con decodificadores la siguiente función:
f ( a ,b , c ) =∑ 0 , 2, 4 , 6,7
a) Empleando decodificadores con salidas activas a nivel bajo y puertas NAND.
b) Empleando decodificadores con salidas activas a nivel alto y puertas NOR.

2. Analice el siguiente circuito secuencial.


a) Indicar el tipo de máquina de estado a que pertenece.
b) El diagrama de transición de estados
c) Dibujar la tabla de estados.

3. La siguiente tabla de estados describe el funcionamiento de un sistema secuencial sincrónico.


a) Construya el diagrama de transición de estados.
b) Diseñar el circuito descrito por el DTE anterior empleando flip flops tipo SR y la mínima cantidad
de puertas AND, OR y NOT.

x
  0 1
E0 E1/0 E2/0
E1 E3/0 E0/1
E2 E0/1 E3/0
E3 E2/1 E1/1
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE II


Apellidos y Nombres: ……………………………………………………………………………………….. Fecha: 02/11/2016
Tiempo: 90 minutos
IV. DESARROLLE. (4 pts c/u)
1. Implemente con decodificadores la siguiente función:
f ( a ,b , c ) =∑ 0,1,2 , 4 , 6
a) Empleando decodificadores con salidas activas a nivel bajo y puertas NAND.
b) Empleando decodificadores con salidas activas a nivel alto y puertas NOR.

2. Analice el siguiente circuito secuencial.


a) Indicar el tipo de máquina de estado a que pertenece.
b) El diagrama de transición de estados
c) Dibujar la tabla de estados.

3. La siguiente tabla de estados describe el funcionamiento de un sistema secuencial sincrónico.


a) Construya el diagrama de transición de estados.
b) Diseñar el circuito descrito por el DTE anterior empleando flip flops tipo JK y la mínima cantidad
de puertas AND, OR y NOT.

x
  0 1
E0 E2/1 E1/0
E1 E0/0 E2/1
E2 E0/1 E3/0
E3 E1/1 E2/1
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE III


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 13/12/2016
Tiempo: 90 min.
I. Marque verdadero (V) o falso (F) según corresponda. (0.4 pt c/u)
( F ) Un contador puede considerarse como un registro de desplazamiento.
( V ) Un contador módulo 2 es un divisor de frecuencia por 2.
( V ) Dos memorias de igual tamaño se pueden unir para ampliar su bus de datos.
( V ) El acarreo descendente se emplea para ampliar el módulo de un contador.
( V ) Un contador descendente se puede obtener a partir de un ascendente negando sus salidas.
( F ) Un registro se puede considerar como circuitos asincrónicos.
( V ) El registro de IN y OUT paralelo tiene la misma estructura que el de entrada serial y salida
serial.
( F ) La memoria caché esta formada por transistores.
( F ) Una memoria “usb” se clasifica como una memoria RAM.
( V ) Los módulos de memoria que colocamos en la RAM de nuestras PCs son de tipo SDRAM.

II. Complete correctamente. (1 pt c/u)


1. Un contador Johnson se puede implementar con un registro de tipo ……entrada y salida serie ……………
2. En una memoria al ampliar el tamaño o capacidad también se extiende el bus de ……
direcciones………….
3. Para saber si una memoria esta en lectura o escritura debo revisar el pin denominado ……
R/W……………..
4. Los contadores según el número de cuentas que realiza se pueden clasificar como ……decimales ,
hexadecimales……………………………………………………………………………….
5. Un contador ascendente inicia sus cuentas en ……0000….. y para iniciar en un valor distinto debo de
………carga el contador ……………………………………………………………………………………………………………………..
6. Un circuito divisor de frecuencia por 16 emplea …………4.…. flip-flops de tipo
…….JK……….......................
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE III


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 13/12/2016
Tiempo: 90 min.
I. Complete correctamente. (1 pt c/u)
1. Un contador descendente inicia sus cuentas en …1111…….. y para iniciar en un valor distinto debo de
……cargar el contador………………………………………………………………………………………………………………………..
2. Un circuito divisor de frecuencia por 32 emplea ……5……..…. flip-flops de tipo
…….JK……….......................
3. Para saber si una memoria esta en lectura o escritura debo revisar el pin denominado ………
R/W…………..
4. Los contadores según el tipo de señal que reciban para el cambio de sus estados se pueden clasificar
como ………síncronos y asíncronos..……………………………………………………………………………………………………….
5. Un contador Johnson se puede implementar con un registro de tipo ……entrada y salida serie……………
6. En una memoria al ampliar el longitud de la palabra también se extiende el bus de …………
datos…………….

II. Marque verdadero (V) o falso (F) según corresponda. (0.4 pt c/u)

( V ) Una memoria “usb” se clasifica como una memoria ROM.


( F ) Los módulos de memoria que colocamos en la RAM de nuestras PCs son de tipo SRAM.
( V ) Un contador descendente se puede obtener a partir de un ascendente negando sus salidas.
( F ) Un registro se puede considerar como circuitos asincrónicos.
( V ) El registro de IN y OUT paralelo tiene la misma estructura que el de entrada serial y salida
serial.
( V ) La memoria caché esta formada por biestables.
( F ) La línea de selección de chip puede ser bidireccional.
( F ) Si una memoria se selecciona su bus de datos está en alta impedancia.
( F ) Un contador asíncrono puede estar formado por flip-flops tipo SR.
( V ) Un contador módulo 2 es un divisor de frecuencia por 2.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 13/12/2016


Tiempo: 90 min.
III. DESARROLLE. (4 pts c/u)
1. Se requiere un contador sincrónico que realice la siguiente secuencia de cuentas:
0-1-3-6-10-15-0-1 ……...
a) Dibuje la tabla de excitación.
b) Las ecuaciones para los flip-flops tipo D a emplear.
c) Dibuje el circuito.

2. Construya una memoria RAM de 384byte a partir de memorias RAM estáticas de 128bytes.
a) Dibuje el circuito resultante.
b) De cuanto es el nuevo bus de datos y de direcciones.
c) Explique el circuito.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 13/12/2016


Tiempo: 90 min.
III. DESARROLLE. (4 pts c/u)
1. Se requiere un contador sincrónico que realice la siguiente secuencia de cuentas:
15-10-6-3-1-0 ……...
a) Dibuje la tabla de excitación.
b) Las ecuaciones para los flip-flops tipo D a emplear.
c) Dibuje el circuito.

2. Construya una memoria RAM de 256byte a partir de memorias RAM estáticas de 64bytes.
a) Dibuje el circuito resultante.
b) De cuanto es el nuevo bus de datos y de direcciones.
c) Explique el circuito.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE III


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 14/12/2016
Tiempo: 90 min.
I. Marque verdadero (V) o falso (F) según corresponda. (0.4 pt c/u)
( F ) Si una memoria no está seleccionada todas sus líneas de datos se ponen a 0.
( V ) La memoria EEPROM se graba con rayos ultravioleta.
( V ) Los módulos de memoria que colocamos en la RAM de nuestras PCs son de tipo SDRAM.
( V ) Un contador asincrónico solo se puede implementar con FF tipo JK
( V ) Se puede implementar un contador con un registro universal.
( F ) Un contador en anillo muestra sus salidas de conteo en binario natural.
( V ) Con un divisor de frecuencia por 16 se puede implementar un contador decimal.
( V ) Un contador descendente se puede obtener a partir de un ascendente negando sus salidas.
( F ) El registro de IN y OUT serie tiene la misma estructura que el de IN y OUT paralela.
( V ) Una memoria “usb” se clasifica como una memoria ROM.

II. Complete correctamente. (1 pt c/u)


1. Un registro se conceptúa como un circuito digital que cumple dos funciones: ……… almacenamiento y
desplazamiento…………………………………………………………………………………………………………………………………
2. Los diagramas de transición de estados se emplean para implementar contadores ……
sincronos………….
3. La configuración………monoastable.. del timer es la más apropiada para desplazar manualmente los
datos de un registro.
4. Un contador Johnson se puede implementar con un registro de tipo …entrada serie y salida
paralela…………………
5. En una memoria al ampliar el tamaño o capacidad también se extiende el bus de ………
direcciones……….
6. Los contadores según el número de cuentas que realiza se pueden clasificar como …… decimales,
hexadecimales……………… …………………………………………………………………………………………………….
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – FASE III


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 14/12/2016
Tiempo: 90 min.
I. Complete correctamente. (1 pt c/u)
1. Los diagramas de transición de estados se emplean para implementar contadores ……
sincronos………….
2. Un contador Johnson se puede implementar con un registro de tipo ..entrada serie y salida paralela…
3. La configuración ……astable……….. del timer es la más apropiada para poder un contador de tiempo.
4. Un registro se conceptúa como un circuito digital que cumple dos funciones: ……almacenamiento y
desplazamiento……………………………………………………………………………………………………………………………………
5. En una memoria al ampliar el longitud de la palabra también se extiende el bus de ……
datos……………….
6. Un circuito divisor de frecuencia por 16 emplea ……4…..…. flip-flops de tipo …….JK……….......................

II. Marque verdadero (V) o falso (F) según corresponda. (0.4 pt c/u)

(F) La memoria EPROM se graba eléctricamente


(F) La línea de selección de chip puede ser bidireccional.
(V) Un contador en anillo no muestra sus salidas de conteo en binario natural.
(F) Si una memoria no está seleccionada todas sus líneas de datos se ponen a 1.
(F) Un contador asincrónico no solo se puede implementar con FF tipo JK
(F) Un contador no se puede implementar con un registro universal.
(V) Con un divisor de frecuencia por 8 se puede implementar un contador módulo 6.
(F) Una memoria “usb” se clasifica como una memoria RAM.
(F) Los módulos de memoria que colocamos en la RAM de nuestras PCs son de tipo DRAM.
(F) Un contador asíncrono puede estar formado por flip-flops tipo SR.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 14/12/2016


Tiempo: 90 min.
III. DESARROLLE. (5 pts c/u)
1. Se requiere un contador sincrónico que realice la siguiente secuencia de cuentas:
14-13-11-8-4-0-14, ……...
a) Dibuje la tabla de excitación.
b) Las ecuaciones para los flip-flops tipo JK a emplear.
c) Dibuje el circuito.

2. Construya una memoria RAM de 192x4 a partir de memorias RAM estáticas de 64x8.
a) Dibuje el circuito resultante.
b) De cuanto es el nuevo bus de datos y de direcciones.
c) Explique el circuito.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 14/12/2016


Tiempo: 90 min.
III. DESARROLLE. (5 pts c/u)
1. Se requiere un contador sincrónico que realice la siguiente secuencia de cuentas:
0-4-8-11-13-14 - 0, ……...
a) Dibuje la tabla de excitación.
b) Las ecuaciones para los flip-flops tipo JK a emplear.
c) Dibuje el circuito.

2. Construya una memoria RAM de 768x4 a partir de memorias RAM estáticas de 256x8.
a) Dibuje el circuito resultante.
b) De cuanto es el nuevo bus de datos y de direcciones.
c) Explique el circuito.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – SUBSANACION


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 19/12/2016
Tiempo: 90 min.
I. Marque verdadero (V) o falso (F) según corresponda. (0.4 pt c/u)
( V ) Una puerta lógica puede producir la misma salida para diferentes combinaciones de entrada.
( F ) Al tomar solo los unos de una tabla de verdad empleo un producto de sumas.
( F ) El fan out tiene que ver con el tiempo que demora en pasar la señal de una etapa a la otra.
( F ) El número de estados está determinado por las entradas y salidas del circuito secuencial.
( F ) El circuito que convierte de binario a decimal se denomina codificador.
( V ) En una máquina de Mealy la salida depende del estado anterior y la entrada.
( F ) La memoria EPROM se graba eléctricamente
( F ) Si una memoria no está seleccionada todas sus líneas de datos se ponen a 1.
( F ) Un contador no se puede implementar con un registro universal.
( F ) Una memoria “usb” se clasifica como una memoria RAM.

II. Complete correctamente. (1 pt c/u)


1. A parte del Binario Natural otro sistema de numeración binario es ……………………………………………………
2. El complemento a dos se emplea para ……………………….……………………………………………………………………….
3. Las entradas asíncronas de un flip flop tipo D son …………………………………………………………………………………
4. En una máquina de Moore la salida depende……………………………………………………………………………………….
………………………………………………………………………………………………………………………………………………………………
5. La configuración ……astable……….. del timer es la más apropiada para implementar un contador de
segundos.
6. En una memoria al ampliar el longitud de la palabra también se extiende el bus de ……
datos……………….
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – SUBSANACION


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 19/12/2016
Tiempo: 90 min.
I. Marque verdadero (V) o falso (F) según corresponda. (0.4 pt c/u)
( F ) La nomenclatura de cada posición en un mapa de Karnaugh es un código binario natural.
( F ) Una circuito integrado de funciones lógicas básicas puede considerarse un integrado MSI.
( V ) Los teoremas de DeMorgan convierten una función booleana en compuertas universales.
( V ) Un semisumador completo se puede obtener a partir de un sumador completo.
( F ) Un flip-flop tipo JK se puede implementar con flip-flop tipo T.
( V ) En una máquina de Mealy la salida depende del estado anterior y la entrada.
( F ) La línea de selección de chip constituye el bus de dirección.
( V ) Un contador asincrónico se puede implementar con FF tipo JK
( V ) Con un divisor de frecuencia por 8 se puede implementar un contador módulo 6.
( F ) Los módulos de memoria que colocamos en la RAM de nuestras PCs son de tipo SDRAM.

II. Complete correctamente. (1 pt c/u)


1. El funcionamiento de un circuito se puede expresar además de una tabla de verdad con………….……….
………………………………………………………………………………..…………………………………………………………….……………
2. Un flip flop almacena un 1 o un 0 y solo cambiara estos valores cuando
…………………………………………………
…….………………………………………………………………………….……….…………………………………………………………………..
3. En una máquina de Mealy la salida depende de
……………………………………………………………………………………..
…………………………………………………………………………………………………………………………………………………………….
4. Un contador Johnson se puede implementar con un registro de tipo ..entrada serie y salida paralela…
5. Un registro se conceptúa como un circuito digital que cumple dos funciones: ……almacenamiento y
desplazamiento……………………………………………………………………………………………………………………………………
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – SUBSANACION


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 19/12/2016
IV. DESARROLLE. (5 pts c/u)
1. A partir del diagrama de estados siguiente se pide:

a) Construya la tabla de excitación.


b) Escriba las ecuaciones para los flip-flops tipo T a emplear.
c) Dibuje el circuito.

2. Diseñe un circuito contador módulo 18.


a) Dibuje el circuito.
b) Explique el funcionamiento del circuito.
Universidad Católica de Santa María
E.P. Ingeniería Mecánica, Mecánica Eléctrica y Mecatrónica

EXAMEN DE CIRCUITOS ELECTRONICOS II – SUBSANACION


Apellidos y Nombres: ………………………………………………..…………………………………....... Fecha: 19/12/2016
III. DESARROLLE. (5 pts c/u)
1. Diseñe un circuito contador módulo 20.
a) Dibuje el circuito.
b) Explique el funcionamiento del circuito.

2. A partir del diagrama de estados siguiente se pide:

a) Construya la tabla de excitación.


b) Escriba las ecuaciones para los flip-flops tipo T a emplear.
c) Dibuje el circuito.

También podría gustarte