Está en la página 1de 15

Elementos de Electrónica Básica (2646)

Capítulo 8: Circuitos digitales

• Circuitos CMOS: Complementary Metal–Oxide–Semiconductor


• El inversor CMOS
• Compuertas lógicas: redes de pull-up y pull-down
• Ejemplos: compuertas NOR y NAND
Circuitos digitales
• Se utilizan en la mayoría de los dispositivos electrónicos actuales.

• Computadoras, sistemas de comunicaciones, teléfonos celulares, etc.

• La idea de una maquina digital no es nueva:


 en los años 1930s y 1940s se pudieron construir las primeras usando válvulas

• Gran crecimiento a partir de la microelectrónica y circuitos integrados:


 Años 1960s, con el desarrollo del transistor en 1947.

• Inicialmente con transistores bipolares, luego reemplazados por MOSFET.

• Cada vez más transistores integrados en un solo circuito integrado:


 de algunos pocos a millones de transistores.
Circuitos digitales CMOS
• Complementary Metal–Oxide–Semiconductor

• Transistores NMOS y PMOS trabajando en forma complementaria como llaves

• Voltaje de gate para operar el transistor en la región del tríodo (posición


"encendido") y en la región de corte (posición "apagado").

• Son el elemento fundamental de los circuitos digitales

• Implementan circuitos lógicos.


 Lógica combinacional: sin memoria, solo depende del estado/entrada actual
 Lógica secuencial: combinacional + memoria
Circuitos digitales CMOS
• NMOS:
Voltaje de Gate alto (VDD): ON
Voltaje de Gate cero: OFF

• PMOS:
Opera en forma complementaria
Voltaje de Gate alto (VDD): OFF
Voltaje de Gate cero: ON
Circuitos digitales CMOS
• Recordemos la curva entrada salida del transistor como llave

• En circuitos digitales queremos “ir rápido” entre A y D


El inversor CMOS

• Elemento básico de los circuitos digitales.


• Un NMOS y un PMOS con la misma señal de Gate X.
• La salida en el punto medio o drain de los transistores Y.
• X e Y entradas y salidas lógicas 0 o 1 asociadas a 0 volts y VDD volts.
El inversor CMOS

Y=X

• Entrada 1 lógico (VDD volts) QN se enciende y QP permanece apagado: salida 0 lógico o


aproximadamente 0 volts.

• Entrada 0 lógico (0 volts) QP se enciende y QN permanece apagado: salida 1 lógico o


aproximadamente VDD volts.

• El símbolo del inversor es un triangulo con un circulo en la salida: indica que la salida es el
complemento lógico de la entrada: Y=not(X)
Compuertas lógicas: esquema general
Varios transistores PMOS

Varias entradas (3)

Una salida

Varios transistores NMOS

• Una red (“pull-up”) o (“pull-down”) se activa, llevando la salida a 1 o 0 lógico.

• El circuito de la RED define la compuerta lógica que se implementa


Pull-up y pull-down: ejemplo 1

PMOS pull-up
• QA conduce cuando A esta en bajo (0)
• Y se irá a VDD.
• Lo mismo ocurre para QB.
•Y es 1 cuando A o B están en 0

• QA conduce cuando A esta en alto (VDD)


• Y se irá a 0.
• Lo mismo ocurre para QB.
•Y es 0 cuando A o B están en 1

NMOS pull-down
Pull-up y pull-down: ejemplo 2

PMOS pull-up
• QA y QB conducen cuando A y B están en bajo (0)
• Y se irá a VDD.
•Y es 1 cuando A y B están en 0 simultáneamente

• QA y QB conducen cuando A y B están en alto (VDD)


• Y se irá a 0.
•Y es 0 cuando A y B están en 1 simultáneamente
NMOS pull-down
Pull-up y pull-down : ejemplo 3

PMOS pull-up
• Y es 1 cuando A es 0 o cuando B y C están en 0
simultáneamente

• Y es 0 cuando A es 1 o cuando B y C están en 1


simultáneamente
NMOS pull-down
Símbolos alternativos NMOS y PMOS en circuitos digitales
Símbolos digitales

• Símbolo del PMOS: un círculo en el terminal de gate, indica que la señal debe ser
baja para que el dispositivo se active (se encienda).
La compuerta OR negada: NOR
• Y=0 (conduce el pull-down) si A o B
valen 1

• Y=1 (conduce el pull-up) si A y B valen 0

• Se pueden agregar mas transistores en


serie o paralelo para tener mas entradas.

• Tabla de verdad:

A B Y= A NOR B
0 0 1
0 1 0
1 0 0
1 1 0
La compuerta AND negada: NAND

• Y=0 (conduce el pull-down) si A y B valen 1

• Y=1 (conduce el pull-up) si A o B valen 0

• Tabla de verdad:

A B Y= A NAND B
0 0 1
0 1 1
1 0 1
1 1 0
Una compuerta más compleja y con 4 entradas
• Partimos de la ecuación lógica y vemos que el
circuito la implementa.

•Red de Pull-up: ¿cuándo es Y=1?


Y = A( B + CD )
• Cuando A=0 o (B+CD)=0
• (B+CD)=0 si B=0 y C o D son cero.

•Red de Pull-down: ¿cuándo es Y=0?

Y = A( B + CD )
• Cuando A=1 y (B+CD)=1
• (B+CD)=1 si B=1 o C y D son 1.

También podría gustarte