Documentos de Académico
Documentos de Profesional
Documentos de Cultura
• PMOS:
Opera en forma complementaria
Voltaje de Gate alto (VDD): OFF
Voltaje de Gate cero: ON
Circuitos digitales CMOS
• Recordemos la curva entrada salida del transistor como llave
Y=X
• El símbolo del inversor es un triangulo con un circulo en la salida: indica que la salida es el
complemento lógico de la entrada: Y=not(X)
Compuertas lógicas: esquema general
Varios transistores PMOS
Una salida
PMOS pull-up
• QA conduce cuando A esta en bajo (0)
• Y se irá a VDD.
• Lo mismo ocurre para QB.
•Y es 1 cuando A o B están en 0
NMOS pull-down
Pull-up y pull-down: ejemplo 2
PMOS pull-up
• QA y QB conducen cuando A y B están en bajo (0)
• Y se irá a VDD.
•Y es 1 cuando A y B están en 0 simultáneamente
PMOS pull-up
• Y es 1 cuando A es 0 o cuando B y C están en 0
simultáneamente
• Símbolo del PMOS: un círculo en el terminal de gate, indica que la señal debe ser
baja para que el dispositivo se active (se encienda).
La compuerta OR negada: NOR
• Y=0 (conduce el pull-down) si A o B
valen 1
• Tabla de verdad:
A B Y= A NOR B
0 0 1
0 1 0
1 0 0
1 1 0
La compuerta AND negada: NAND
• Tabla de verdad:
A B Y= A NAND B
0 0 1
0 1 1
1 0 1
1 1 0
Una compuerta más compleja y con 4 entradas
• Partimos de la ecuación lógica y vemos que el
circuito la implementa.
Y = A( B + CD )
• Cuando A=1 y (B+CD)=1
• (B+CD)=1 si B=1 o C y D son 1.