Está en la página 1de 13

TALLER

“IDENTIFICAR LAS COMPUERTAS LÓGICAS EN LOS DISEÑOS


DE CIRCUITOS”.

DANILO CARVAJAL MARIN

DOCENTE:
ROLANDO ERNESTO ROJAS CALA

SERVICIO NACIONAL DE APRENDIZAJE


SENA
SEPTIEMBRE 25 DEL 2020
INTRODUCCIÓN

Las c o m p u e r t a s l ó g i c a s s o n e l c o r a z ó n d e l a e l e c t r ó n i c a d i g i t a l . Básicamente, todas


las compuertas lógicas tienen una salida y dos entradas, algunas compuertas lógicas como la
compuerta NOT o el inversor tienen solo una entrada y una salida. Las entradas de las compuertas
lógicas están diseñadas para recibir solo datos binarios (bajo 0 o alto 1) al recibir la señal de
voltaje.

El nivel lógico en bajo representa cero volts y el nivel lógico en alto representa 3 o 5 volts.

Es posible conectar cualquier número de compuertas lógicas para diseñar un circuito digital
requerido. Prácticamente, implementamos una gran cantidad de compuertas lógicas en circuitos
integrados, mediante las cuales podemos guardar el espacio físico ocupado por éstas. También es
posible realizar operaciones complicadas a altas velocidades mediante el uso de circuitos
integrados (IC).

Combinando compuertas lógicas, podemos diseñar muchos circuitos específicos, como flip-flops,
multiplexores, registros de desplazamiento, etc.

2. Investigue sobre las compuertas lógicas NAND, NOR, X-OR y XNOR.

3. Para cada una de las compuertas que investigó, determine su tabla de verdad, su función
booleana, su símbolo y la forma cómo se graficaría en lenguaje de contactos.

a) Compuerta lógica NAND.

También conocida como AND negada o inversa, es una combinación de las compuertas
AND y NOT que se representa con la compuerta AND con un círculo a la salida, al tener
sus entradas activas “1” la salida se encuentra inactiva “0”, otra variación con respeto a las
entradas mantendrá su salida en estado activo “1”. Se puede representar mediante un
circuito con dos interruptores en serie y debemos recordar que el flujo de corriente circula
por donde se tenga menor resistencia.

(Tabla de verdad)

A B Q
0 0 1
0 1 1
1 0 1
1 1 0

(Función Booleana)

Q = A ∙ B

(Símbolo)

(Forma en lenguaje de contactos)


b) Compuerta lógica NOR.

Es una combinación de las compuertas OR y NOT, en otras palabras, la compuerta NOR


es la versión inversa de la compuerta OR. Al tener sus entradas en estado inactivo “0” su
salida estará en un estado activo “1”, pero si alguna de las entradas pasa a un estado
binario “1” su salida tendrá un estado inactivo “0”. Se puede representar mediante un
circuito con los interruptores y salida en paralelo, para tener la salida en estado activo “1”
es necesario que ambos interruptores se encuentren abiertos, mientras alguno de los
interruptores se encuentre cerrado la salida “y” tendrá un estado binario “0”.

(Tabla de verdad)

A B Q
0 0 1
0 1 0
1 0 0
1 1 0

(Función Booleana)

Q = A + B

(Símbolo)
(Forma en lenguaje de contactos)

c) Compuerta lógica X-OR

También conocida como “OR exclusiva”, su expresión Booleana es una suma binaria de un
dígito cada uno y el resultado obtenido será la salida. La salida tiene un estado activo “1” al
tener las entradas en estados diferentes (Una activa y otra inactiva). Su representación es
mediante cuatro interruptores que se encuentran acoplados mecánicamente a su valor
negado, de este modo cuando A se cierra entonces A´ se abre y viceversa, lo mismo
ocurre con el interruptor B con respecto al B´.

(Tabla de verdad)

A B Q
0 0 0
0 1 1
1 0 1
1 1 0

(Función Booleana)

Q=A B
Q=A∙B+A∙B

(Símbolo)

(Forma en lenguaje de contactos)


d) Compuerta lógica XNOR

Es la negación de la compuerta XOR, cuando las entradas sean iguales se representará una
salida en estado “1” y si son diferentes la salida será un estado “0”.

(Tabla de verdad)
A B Q
0 0 1
0 1 0
1 0 0
1 1 1

(Función Booleana)

Q=A B
Q=A∙B+A∙B

(Símbolo)
(Forma en lenguaje de contactos)

4. Realice un análisis como mínimo de un párrafo por cada compuerta lógica investigada.

a) Compuerta lógica NAND:

Si se quiere implementar el circuito se deben tener cuidado, ya que al tener los


interruptores cerrados se provoca un corto circuito. Se recomienda usar una fuente de
alimentación con protección contra corto circuito.

b) Compuerta lógica NOR:

Si se quiere implementar el circuito se deben tener cuidado, ya que al tener cualquier


interruptor cerrado se provoca un corto circuito. Se recomienda usar una fuente de
alimentación con protección contra corto circuito.

c) Compuerta lógica XOR:


Las puertas XOR se utilizan para implementar la adición binaria en las computadoras.
Un semisumador consta de una puerta XOR y una puerta AND. También se utiliza como
comparador y como inversor condicional.
d) Compuerta lógica XNOR:

Si se quiere implementar el circuito se deben tener cuidado, ya que al tener un interruptor


cerrado y el otro abierto se provoca un corto circuito. Se recomienda usar una fuente de
alimentación con protección contra corto circuito.

5. Indique con ejemplos la aplicación de cada una de estas compuertas.

a) Compuerta lógica NAND:

La puerta NAND tiene la propiedad de completitud funcional. Es decir, se


puede implementar cualquier otra función lógica (AND, OR, etc.) utilizando solo puertas
NAND. Todo un procesador puede ser creado usando solamente puertas NAND. Al
igual que en los en los circuitos integrados TTL utilizando transistores de emisor
múltiple, se requiere un menor número de transistores que una puerta NOR.

b) Compuerta lógica NOR:


Hay muchos Puerta NOR ICs disponibles en el mercado.

IC 7402 contiene cuatro entradas de dos puertas NOR.


IC 7427 contiene tres entradas de tres puertas NOR.

IC 7425 contiene dos cuatro entradas NOR puertas.


c) Compuerta lógica XOR:

Adición:

La puerta lógica XOR se puede utilizar como un sumador de un bit que


agrega un bit adicional a la salida. Si sumamos 1 más 1 en binario, se
espera la respuesta de dos bits 10 (es decir, 2 en decimal). Dado que el bit
menos significativo de esta salida se consigue con la puerta XOR, el bit de
acarreo anterior se calcula con una puerta AND. Este es el principio
fundamental de los "Semisumadores" lógicos y la combinación de circuitos
AND-XOR puede ser usada con el fin de añadir números binarios de mayor
longitud.

Generación de números pseudoaleatorios:


Los generadores de números pseudoaleatorios, específicamente
los registros de desplazamiento de realimentación lineal, se definen en
términos de operación O-exclusiva. Por lo tanto, una configuración
adecuada de puertas XOR puede modelar un registro de desplazamiento
con realimentación lineal, con el fin de generar secuencias aleatorias de
bits.

Detección de correlación y secuencia:


Las puertas XOR producen un 0 cuando ambas entradas son iguales.
Cuando se busca un patrón de bits específico o secuencia PRN en una
secuencia de datos muy larga, se puede usar una serie de puertas XOR
para comparar una cadena de bits de la secuencia de datos frente a la
secuencia diana en paralelo. Puede contarse el número de salidas 0 para
determinar el nivel de coincidencia o correlación de la secuencia de datos
con la secuencia diana. Los correladores se utilizan en muchos dispositivos
de comunicaciones, tales como los receptores CDMA y decodificadores
para corrección de errores y códigos de canal. En un receptor CDMA, se
utilizan correladores con el fin de extraer la polaridad de una secuencia
específica PRN de una colección combinada de secuencias PRN.
Un correlador buscando 11010 en la secuencia de datos 1110100101 sería
comparar los bits de datos entrantes contra la secuencia diana en cada
desplazamiento mientras está contando el número de coincidencias (ceros)
posible:

1110100101 (data)
11010 (target)
00111 (XOR) 2 bits cero

1110100101
11010
00000 5 bits cero

1110100101
11010
01110 2 bits cero

1110100101
11010
10011 2 bits cero

1110100101
11010
01000 4 bits cero

1110100101
11010
11111 0 bits cero

Correspondencias de offset:

.
: :
: : : : :
-----------
0 1 2 3 4 5

d) Compuerta lógica XNOR:


En compuertas XNOR es común el circuito integrado 74HC266 que es
similar a 74HC7266 pero la salida es a colector abierto y en la mayoría de
los casos hay que colocar una resistencia a positivo (pull-up resistor).
La resistencia R1 para pruebas de proto-board puede ser de 10K, pero para aplicaciones de mayor
velocidad hay que utilizar menos resistencia

BIBLIOGRAFIA

 https://www.mecatronicalatam.com/es/tutoriales/electronica/compuertas-logicas/

 https://www.logicbus.com.mx/compuertas-logicas.php

 https://proyectoelectronico.com/compuertas-logicas/compuertas-logicas-xor-
xnor.html

 https://riverglennapts.com/es/logic-gate/543-nor-gate.html

También podría gustarte