Documentos de Académico
Documentos de Profesional
Documentos de Cultura
A simulation will be applied based on the device studied A. Ventajas de la Señal Digital
ADC0804 with the proteus software version 8.1, where the
detail of the conversion will be explained based on the - Resistencia al ruido.
input signal that we will use, the temperature. - Menor sensibilidad que la señal analógica a las
interferencias.
- Ante la pérdida de cierta cantidad de información, la
Index Terms — ADC0804, analog, digital, temperature, señal digital puede ser recuperada gracias a los
integrated circuit, pin. sistemas de regeneración de señales.
- Facilidad en el procesamiento de la señal.
- La señal digital permite la multigeneración infinita
I. INTRODUCCION sin pérdidas de calidad. Esta ventaja sólo es aplicable
Los ADC son dispositivos que tienen la función de a los formatos de disco óptico, la cinta magnética
un convertidor de señales analógico a digital. Estas señales, digital, aunque en menor medida que la analógica.
cuando se digitalicen, se utilizarán para un procesamiento
B. Desventajas de la Señal Digital
digital, haciendo que pueda usarse en varias aplicaciones. Por
ejemplo, encontramos muchos tipos de sensores que
- Requiere mayor ancho de banda para ser transmitida
convierten las propiedades físicas del entorno en señales de
en comparación con la señal analógica.
sensores similares como: temperatura, frecuencia cardiaca,
- Se necesita una conversión analógica a digital previa
presión, distancia, fuerza, etc.
y una decodificación posterior, en el momento de la
recepción.
En este documento mostraremos la recopilación de
- Al transmitir las señales digitales se requiere una
datos correspondiente al funcionamiento de un ADC, pero a su
sincronización precisa entre los tiempos de reloj del
vez, nos centraremos en uno de ellos en particular, el
transmisor, en relación a los del receptor. Un desfase,
ADC0804 en donde se detalla sus características, dimensiones
por mínimo que sea, cambia por completo la señal.
físicas, su distribución de pines y el funcionamiento del
circuito.
III. MÉTODOS DE DIGITALIZACIÓN (ADC)
Se aplicará una simulación en base al dispositivo
estudiado ADC0804 con el software proteus versión 8.1, en Mencionamos algunos métodos de conversión para
donde se explicará el detalle de la conversión en base a la tomar en cuenta cómo se realiza el tratamiento de la señal de
señal de entrada que usaremos, la temperatura. entrada de modo que sea apropiada para la conversión ADC,
éstos inician principalmente en los instrumentos digitales
individuales lo cual se hace más evidente en la exactitud de su
2
salida y que está acorde a la resolución del dispositivo ADC igura 1. Diagrama de bloques del Procesamiento de Señales
A. ADC de rampa digital ascendente/descendente
(ADC de seguimiento)
A. Procesamiento de Señales en Tiempo Discreto
El convertidor ADC de rampa digital es relativamente lento
ya que el contador tiene que volver a ponerse en cero al inicio Se refiere al procesamiento de señales discretas en el tiempo o
de cada conversión. Utiliza un contador en el espacio. Esto implica que sólo se conoce el valor de la
ascendente/descendente para reducir este tiempo señal en instantes o en puntos específicos. Sin embargo, la
desperdiciado, el contador reemplaza al contador ascendente amplitud de la señal es continua, es decir, puede tomar
que proporciona las entradas al DAC. infinitos valores diferentes.
F
3
Su frecuencia de trabajo característica es de 8KHz, aunque si El CLK IN (pin 4) hace el uso de un disparador de
se deseara utilizar un ADC de alta velocidad, las soluciones Schmitt. Debe evitarse una alta carga capacitiva o
aportadas también serían sostenibles dadas las características alta carga DC del R pin CLK ya que esto perturba el
funcionales de las arquitecturas de PLDs actuales. funcionamiento normal del convertidor.
C. Carrera Libre
Tabla 1. Distribución de Pines del convertidor En esta aplicación, la entrada CS está conectada a
Analógico/Digital ADC0804. tierra y el WR de entrada está ligado a la salida
INTR. Este WR y el nodo INTR deben ser
momentáneamente obligados a la lógica de baja tras
4
binario.
REFERENCES