Está en la página 1de 36

Circuitos Lógicos Combinacionales

Los dispositivos lógicos combinacionales son dispositivos digitales que convierten entradas
binarias en salidas binarias con base en las reglas de la lógica matemática. Estos
dispositivos son comúnmente conocidos como compuertas, ya que controlan el flujo de
señales de las entradas a una sola salida.

Cada compuerta lógica se puede representar mediante un símbolo gráfico correspondiente a


la siguiente representación:

Como podemos observar, vamos a tratar con 8 compuertas importantes INV o NOT, AND,
NAND, OR, NOR, XOR, XNOR y BUFFER o IF en las cuales se dará a conocer la
operación que realiza, la expresión con la que se puede denotar, símbolo y tabla de verdad.

Análisis de las diferentes Operaciones Lógicas


 Vamos a considerar un estado activo “1” (alto lógico) e inactivo “0” (bajo lógico).
 Las entradas de las compuertas se consideran como “A” y “B”, la salida se
representa con “Q”.
 La representación en forma de circuito es explicada en la sección “Ver más” de
cada compuerta.

Compuerta NOT o INV


Su expresión es representada con una letra testada, para esta compuerta únicamente se
cuenta con una entrada y una salida por lo tanto actúa como un inversor. Si la entrada se
encuentra en estado activo “1” se tendrá a la salida un estado inactivo “0” y para el caso
contrario, si la entrada se encuentra en estado inactivo “0” a la salida estará en estado activo
“1”.

Ver más sobre la compuerta NOT o INV →

Circuito Representativo de la Compuerta NOT


Es posible representar mediante un circuito que tenga los componentes en paralelo.
Debemos recordar que el flujo de corriente circula por donde se tenga menor resistencia,
por lo tanto, vamos a interpretar que nuestro foco representativo tiene una alta resistencia
en comparación a nuestro interruptor.
 Un interruptor abierto corresponde a inactivo “0” y el interruptor cerrado
corresponde a activo “1”.

Al tener un estado lógico “1” el interruptor tomara una posición de cerrado provocando que
el flujo de corriente circule en su totalidad por este y no permita activar el foco, al tener el
interruptor en un estado lógico “0” el interruptor se abre y por lo tanto toda la corriente
circula por el foco permitiendo activar y por lo tanto toma un estado lógico de “1” a la
salida que corresponde a “Q”.

NOTA: Si se quiere implementar el circuito se deben tener cuidado, ya que al tener el


interruptor en cerrado se provoca un corto circuito. Se recomienda usar una fuente de
alimentación con protección contra corto circuito.

Diagrama de Tiempo de la Compuerta NOT


Para analizar circuitos lógicos complejos es útil bosquejar un diagrama de tiempo en el cual
muestre simultáneamente los niveles de las entradas y salidas de un circuito en función del
tiempo. En el siguiente diagrama de tiempo se ilustra cada posible combinación de valores
de entrada y las salidas correspondientes de la compuerta lógica NOT, en otras palabras nos
proporciona un resumen gráfico de las relaciones entrada/salida.

Compuerta NOT con transistor NPN


Es posible diseñar una compuerta NOT utilizando un trasistor NPN, para esto debemos
conectar nuestro circuito de la siguiente manera:

 La base “B” del transistor NPN a una señal de entrada “S”.


 El colector “C” va conectado en serie con una resistencia y a una fuente de
alimentación.
 El emisor “E” se conecta a tierra.
 En el nodo que se encuentra entre el colector del transistor y la resistencia se
obtiene la salida de referencia “Vref”.

Compuertas NOT
Circuitos integrados de la serie 74
 74LS04 - Con salida invertida
 74LS05 - Con salida invertida y con salida de colector abierto
 74LS14 - Con salida invertida y entradas Schmitt Trigger

Circuitos Integrados de la serie 4000

 4000 - Tiene 2 puertas NOR de tres entradas + 1 inversor.


 4007 - 2 pares de CMOS + 1 inversor
 4572 - 4 inversores + 1 compuerta NAND + 1 Compuerta NOR
 40106 - 6 inversores Schmitt Trigger

Compuerta AND
En el Álgebra de Boole se representa por una multiplicación, por lo tanto para tener la
salida en estado activo es necesario que sus entradas tengan un estado binario 1, al tener
una entrada inactiva “0” su salida será 0. Es posible representarlo mediante un circuito que
tenga sus interruptores en serie, al tener todos los interruptores activos permite cerrar el
circuito y por lo tanto el flujo de la corriente.

Ver más sobre la compuerta AND →

CIRCUITO REPRESENTATIVO DE LA
COMPUERTA AND
Se puede representar mediante un circuito que tenga sus interruptores en serie, al tener
todos los interruptores activos permite cerrar el circuito y por lo tanto el flujo de la
corriente que permite activar el foco(representación).
 Un interruptor abierto corresponde a inactivo “0” y el interruptor cerrado
corresponde a activo “1”.

Diagrama de tiempo de la Compuerta AND


Para analizar circuitos lógicos complejos es útil bosquejar un diagrama de tiempo en el cual
muestre simultáneamente los niveles de las entradas y salidas de un circuito en función del
tiempo. En el siguiente diagrama de tiempo se ilustra cada posible combinación de valores
de entrada y las salidas correspondientes de la compuerta lógica AND, en otras palabras
nos proporciona un resumen gráfico de las relaciones entrada/salida.

COMPUERTA AND DE 3 ENTRADAS


Es posible encontrar compuertas AND con 3 entradas. La expresión del algebra booleana
no cambia, por lo tanto, la salida de la compuerta AND de 3 entradas es igual a la
multiplicación de sus entradas.
La salida de la compuerta AND con 3 entradas tiene un estado lógico alto “1” cuando las
entradas A, B y C se encuentran en activo “1” y cualquier otra combinación de entradas
provocaría que la salida tenga un estado lógico bajo “0”.

COMPUERTAS AND
CIRCUITOS INTEGRADOS DE LA SERIE 74

 7408 - Compuerta AND de 2 entradas.


 7409 - Compuerta AND de 2 entradas y salida de colector abierto.
 7411 - 3 Compuertas AND de 3 entradas.
 7415 - 3 Compuertas AND de 3 entradas y salida de colector abierto.
 7421 - 2 Compuertas AND de 4 entradas.

CIRCUITOS INTEGRADOS DE LA SERIE 4000

 4019
 4073
 4085
 4086

Compuerta NAND
También conocida como AND negada o inversa, es una combinación de las compuertas
AND y NOT que se representa con la compuerta AND con un círculo a la salida, al tener
sus entradas activas “1” la salida se encuentra inactiva “0”, otra variación con respeto a las
entradas mantendrá su salida en estado activo “1”.  Se puede representar mediante un
circuito con dos interruptores en serie y debemos recordar que el flujo de corriente circula
por donde se tenga menor resistencia.
Ver más sobre la compuerta NAND →

Circuito Representativo de la Compuerta NAND


Se puede representar mediante un circuito con dos interruptores en serie y la lampara en
paralelo, debemos recordar que el flujo de corriente circula por dónde se tenga menor
resistencia.
 Un interruptor abierto corresponde a inactivo “0” y el interruptor cerrado
corresponde a activo “1”.

La lampara se apaga cuando ambos interruptores están cerrados y permanece encendida


mientras cualquier interruptor este abierto.

NOTA: Si se quiere implementar el circuito se deben tener cuidado, ya que al tener los
interruptores cerrados se provoca un corto circuito. Se recomienda usar una fuente de
alimentación con protección contra corto circuito.

Diagrama de tiempo de la compuerta NAND


Para analizar circuitos lógicos complejos es útil bosquejar un diagrama de tiempo en el cual
muestre simultáneamente los niveles de las entradas y salidas de un circuito en función del
tiempo. En el siguiente diagrama de tiempo se ilustra cada posible combinación de valores
de entrada y las salidas correspondientes de la compuerta lógica NAND, en otras palabras
nos proporciona un resumen gráfico de las relaciones entrada/salida.
Compuerta NAND de 3 entradas
Es posible encontrar compuertas NAND con 3 entradas. La expresión del algebra booleana
no cambia, por lo tanto, la salida de la compuerta NAND de 3 entradas es igual a la
negación de la multiplicación de sus entradas .

Compuertas NAND
Circuitos integrados de la serie 74

 7400 - 4 Compuertas NAND de 2 entradas.


 7410 - 3 Compuertas NAND de 3 entradas.
 7420 - 2 Compuertas NAND de 4 entradas.
 7430 - 1 Compuerta NAND de 8 entradas.

Circuitos integrados de la serie 4000

 4011 - 4 Compuertas NAND de 2 entradas.


 4023 - 3 Compuertas NAND de 3 entradas.
 4012 - 2 Compuertas NAND de 4 entradas.

Compuerta OR
Su expresión en el Álgebra de Boole es representada por una suma. Esta compuerta se
encuentra en estado activo siempre y cuando una de sus entradas tenga un estado binario
activo “1”. Para lograr un estado inactivo “0” a la salida, es necesario que todas sus
entradas se encuentren en estado inactivo “0”. Se puede representar mediante un circuito
que tenga dos interruptores en paralelo, al accionar un interruptor permite cerrar el circuito
y por lo tanto el flujo de la corriente.

Circuito Representativo de la Compuerta OR


Se puede representar mediante un circuito que tenga dos interruptores en paralelo, al
accionar un interruptor permite cerrar el circuito y por lo tanto el flujo de la corriente.
 Un interruptor abierto corresponde a inactivo “0” y el interruptor cerrado
corresponde a activo “1”.

Diagrama de tiempo de la compuerta OR


Para analizar circuitos lógicos complejos es útil bosquejar un diagrama de tiempo en el cual
muestre simultáneamente los niveles de las entradas y salidas de un circuito en función del
tiempo. En el siguiente diagrama de tiempo se ilustra cada posible combinación de valores
de entrada y las salidas correspondientes de la compuerta lógica OR, en otras palabras nos
proporciona un resumen gráfico de las relaciones entrada/salida.

Compuerta OR de 3 entradas
Es posible encontrar compuertas OR con 3 entradas. La expresión del algebra booleana no
cambia, por lo tanto, la salida de la compuerta OR de 3 entradas es igual a la suma de sus
entradas.

Se cumple lo mismo mencionado que una compuerta de 2 entradas: Se encuentra en estado


activo siempre y cuando una de sus entradas tenga un estado binario activo “1”, para lograr
un estado inactivo “0” a la salida es necesario que todas sus entradas tengan un estado
inactivo “0”.

Compuertas OR
Circuitos integrados de la serie 74

 74LS32 - 4 compuertas OR de 2 entradas.

Circuitos integrados de la serie 4000

 CD4071 - 4 compuertas OR de 2 entradas.


 CD4075 - 3 compuertas OR de 3 entradas.
 CD4072 - 2 compuertas OR de 4 entradas.

Ver más sobre la compuerta OR →


Compuerta NOR
Es una combinación de las compuertas OR y NOT, en otras palabras la compuerta NOR es
la versión inversa de la compuerta OR. Al tener sus entradas en estado inactivo “0” su
salida estará en un estado activo “1”, pero si alguna de las entradas pasa a un estado binario
“1” su salida tendrá un estado inactivo “0”.  Se puede representar mediante un circuito con
los interruptores y salida en paralelo, para tener la salida en estado activo “1” es necesario
que ambos interruptores se encuentren abiertos, mientras alguno de los interruptores se
encuentre cerrado la salida “y” tendrá un estado binario “0”.

Ver más sobre la compuerta NOR →

Se puede representar mediante un circuito con los interruptores y salida en paralelo, para
tener la salida en estado activo “1” es necesario que ambos interruptores se encuentren
abiertos, mientras alguno de los interruptores se encuentre cerrado la salida “y” tendrá un
estado binario “0”.
 Un interruptor abierto corresponde a inactivo “0” y el interruptor cerrado
corresponde a activo “1”.
NOTA: Si se quiere implementar el circuito se deben tener cuidado, ya que al tener
cualquier interruptor cerrado se provoca un corto circuito. Se recomienda usar una fuente
de alimentación con protección contra corto circuito.

Diagrama de tiempo de la compuerta NOR


Para analizar circuitos lógicos complejos es útil bosquejar un diagrama de tiempo en el cual
muestre simultáneamente los niveles de las entradas y salidas de un circuito en función del
tiempo. En el siguiente diagrama de tiempo se ilustra cada posible combinación de valores
de entrada y las salidas correspondientes de la compuerta lógica NOR, en otras palabras nos
proporciona un resumen gráfico de las relaciones entrada/salida.

Compuerta NOR de 3 entradas


Es posible encontrar compuertas NOR con 3 entradas. La expresión del algebra booleana
no cambia, por lo tanto, la salida de la compuerta NOR de 3 entradas es igual a inversa o
negada de la suma de sus entradas.
Al tener un estado lógico “1” en alguna de sus entradas obtendremos a la salida un estado
lógico “0” o inactivo, para tener la salida activa es necesario que todas las entradas se
encuentren en un estado lógico “0”.

Compuertas NOR
Circuitos Integrados de la serie 74

 7402 - 4 Compuertas NOR de 2 entradas.


 7427 - 3 Compuertas NOR de 3 entradas.
 74260 - 2 Compuertas NOR de 4 entradas.

Circuitos Integrados de la serie 4000

 4001 - 4 Compuertas NOR de 2 entradas.


 4025 - 3 Compuertas NOR de 3 entradas.
 4002 - 2 Compuertas NOR de 4 entradas.

Compuerta XOR
También conocida como “OR exclusiva”, su expresión Booleana es una suma binaria de un
dígito cada uno y el resultado obtenido será la salida. La salida tiene un estado activo “1” al
tener las entradas en estados diferentes (Una activa y otra inactiva). Su representación es
mediante cuatro interruptores que se encuentran acoplados mecánicamente a su valor
negado, de este modo cuando A se cierra entonces A´ se abre y viceversa, lo mismo ocurre
con el interruptor B con respecto al B´.

Ver más sobre la compuerta XOR →

Símbolo de la Compuerta XOR


El símbolo de la Compuerta XOR en los estándares IEEE e IEC se muestra a continuación:

Circuito Representativo de la Compuerta XOR


Su representación es mediante cuatro interruptores que se encuentran acoplados
mecánicamente a su valor negado, de este modo cuando A se cierra entonces A´ se abre y
viceversa, lo mismo ocurre con el interruptor B con respecto al B´.

 Un interruptor abierto corresponde a inactivo “0” y el interruptor cerrado


corresponde a activo “1”.
Cuando los interruptores A y B se encuentran ambos en estado lógico “1” o ambos en
estado lógico “0” la salida tiene un estado inactivo “0” por lo tanto la lampara se representa
como apagada.

Cuando uno de los interruptores se encuentra abierto o en estado lógico “0” y el otro
cerrado o en estado lógico “1”, entonces la salida tiene un estado activo “1” por lo tanto la
lampara se enciende.

Diagrama de tiempo de la compuerta XOR


Para analizar circuitos lógicos complejos es útil bosquejar un diagrama de tiempo en el cual
muestre simultáneamente los niveles de las entradas y salidas de un circuito en función del
tiempo. En el siguiente diagrama de tiempo se ilustra cada posible combinación de valores
de entrada y las salidas correspondientes de la compuerta lógica XOR, en otras palabras nos
proporciona un resumen gráfico de las relaciones entrada/salida.
Circuito equivalente de la compuerta XOR
La compuerta XOR con 2 entradas está diseñado usando las compuertas AND, OR y NOT
como se muestra a continuación:

También es posible construir la compuerta XOR de la siguiente manera:

Compuertas NOR
Compuertas NAND

Compuertas AND, OR y NAND

NOTA: Clic en la imagen para ampliar.


Compuerta XOR de 3 entradas
Es posible encontrar compuertas XOR con 3 entradas. La expresión del algebra booleana
no cambia, por lo tanto, la salida de la compuerta XOR de 3 entradas es igual a la expresión
mostrada.

Se tiene un estado lógico “1” al tener únicamente en alto una de sus entradas y las otras en
estado lógico “0”, también si todas sus entradas se encuentran en estado lógico “1” o
activo.

Compuertas XOR
Circuitos integrados de la serie 74

 7486 - 4 compuertas XOR de 2 entradas.


 741G86 - 1 compuerta XOR de 2 entradas.
 74135 - 4 compuertas XOR.
 74136 - 4 compuertas XOR de 2 entradas con salida de colector abierto.
 74386 - 4 compuertas XOR de 2 entradas.

Circuitos integrados de la serie 4000

 4030 - 4 compuertas XOR de 2 entradas.


 4070 - 4 compuertas XOR de 2 entradas.

Los IC de la compuerta XOR más utilizados para TTL es el 74LS86 y CMOS es el


CD4030.
Compuerta XNOR
Es la negación de la compuerta XOR, cuando las entradas sean iguales se representará una
salida en estado “1” y si son diferentes la salida será un estado “0”.

Ver más sobre la compuerta XNOR →

Circuito Representativo de la Compuerta XNOR


Su representación es mediante cuatro interruptores que se encuentran acoplados
mecánicamente a su valor negado, de este modo cuando A se cierra entonces A´ se abre y
viceversa, lo mismo ocurre con el interruptor B con respecto al B´. La salida se encuentra
en paralelo a los interruptores por lo tanto se debe considerar el flujo de corriente por donde
se tenga menor resistencia al paso de la corriente.

 Un interruptor abierto corresponde a inactivo “0” y el interruptor cerrado


corresponde a activo “1”.

NOTA: Si se quiere implementar el circuito se deben tener cuidado, ya que al tener un


interruptor cerrado y el otro abierto se provoca un corto circuito. Se recomienda usar una
fuente de alimentación con protección contra corto circuito.

Diagrama de tiempo de la compuerta XNOR


Para analizar circuitos lógicos complejos es útil bosquejar un diagrama de tiempo en el cual
muestre simultáneamente los niveles de las entradas y salidas de un circuito en función del
tiempo. En el siguiente diagrama de tiempo se ilustra cada posible combinación de valores
de entrada y las salidas correspondientes de la compuerta lógica XNOR, en otras palabras
nos proporciona un resumen gráfico de las relaciones entrada/salida.
Compuerta Buffer o IF
Es una de las compuertas menos utilizadas o recocidas pero a veces es necesaria, sus
estados lógicos permanecen del mismo modo, se podría considerar como un cable
conectado ya que lo que tenemos a la entrada se obtendrá a la salida. La función principal
del buffer es aumentar la corriente suministrada a la salida mientras se retiene el estado
lógico, en la práctica es utilizado para amplificar la corriente o como seguidor de tensión
para adaptar impedancias.

Ver más sobre la compuerta BUFFER o IF →

También podría gustarte