Está en la página 1de 4

1- Simplifique, realice la tabla de verdad y circuito de compuertas lógicas de la expresión reducida de la siguiente

función lógica:
𝑍=𝐴(𝐵+𝐶)+𝐴𝐵´+𝐶𝐴+𝐴´𝐵𝐶

SIMPLIFICIÓN

Z=A(B+C)+AB´+C+A´BC (AB)+(AC)+AB´+AC+A´BCAB+AC+AB´+A´BCA+AC+A´BCA+A
´BCA+BC

A B C BC A+BC
0 0 0 0 0
0 0 1 0 0
0 1 0 0 0
0 1 1 1 1
1 0 0 0 1
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
2- Realice un breve ensayo de una carilla en donde explica con sus propias palabras el funcionamiento de los
circuitos lógicos combinacionales SUMADOR, MULTIPLEXOR DE 2 ENTRADAS y DEMULTIPLE-XOR.

Sumador: circuito combinacionales capaz de sumar bit.

Semi-sumador o half adder: Al sumar dos bits, x e y, se generan tanto la suma de ambos como un acarreo. Puede
diseñarse un circuito para que realice esta tarea. Sólo toma la mitad de los bits que se van a sumar.

Full aadder o sumador completo: Un sumador debe ser capaz de tratar tres datos, los dos bits que se van a sumar
y un acarreo procedente de la etapa anterior. Este tipo de sumador se conoce como sumador completo (full-
adder, FA)

Implementación de un FA con dos HA


Es posible realizar sumas de dos palabras de n bits,
usando n sumadores completos en cascada, esto
quiere decir que los acarreos de salida de los bits
menos significativos deberán estar conectadas a
las entradas de acarreo de los bits más significativos

Implementación de un sumador en cascada


•Para dos palabras de 4 bits.
Multiplexor : es un circuito con 2n líneas de entrada de datos y una línea de salida; también debe tener una
manera de determinar la línea de entrada de datos específica que se va a seleccionar en cualquier momento. Esto
se efectúa con otras n líneas de entrada, denominadas entradas de selección, cuya función es elegir una de las 2n
entradas de datos para la conexión con la salida.
DEMULTIPLEXOR : El demultiplexor realiza la función inversa de un multiplexor; conecta una única entrada a una
de varias salidas.

También podría gustarte