Documentos de Académico
Documentos de Profesional
Documentos de Cultura
FLIP-FLOP TIPO D
Profesor:
Ing. Jess Rondon
Bachiller:
Yuselys, Saavedra C.I 23.539.518
Zulimar, Villanueva C.I 26.101.406
Marife, Alonso
C.I 23.898.628
Jess, Roque
C.I 18.899.433
Seccin: C
Turno: (Nocturno)
QU ES UN FLIP-FLOP?
TIPOS DE FLIP-FLOP
Biestable R-S
Biestable T
Biestable J-K
Biestable D
En esta ocasin vamos a hablar a profundidad del Flip-Flop de tipo D de su
QU ES UN FLIP-FLOP TIPO D?
El flip-flop tipo D es un elemento de memoria que puede llegar a almacenar
informacin en forma de un "1" o "0" lgicos. Este flip-flop tiene una entrada D y
dos salidas Q y Q. Tambin tiene una entrada de reloj, que en este caso, nos
indica que es un Flip-Flop disparado por el borde o flanco descendente. Si el flip
flop se disparara por el borde ascendente slo aparecera el tringulo.
PRESET (poner) y
CLEAR (Borrar).
Figura N2
En el caso que se muestra en la Figura N3 habr un cambio en el estado del
flip-flop tipo D cuando en la entrada de reloj se detecte un nivel negativo.
Cuando en nivel del reloj es alto se lee la entrada del flip-flop tipo D y se pone
en la salida Q el mismo dato.
Figura N3
En la Figura N4 se muestra un caso en el que se tendr un cambio en el
estado del flip-flop tipo D cuando en la entrada de reloj se detecte el momento
en que el nivel pase de bajo a alto.
Cuando en nivel del reloj cambia de bajo a alto se lee la entrada del flip-flop D
y se pone en la salida Q el mismo dato
Figura N4
En el caso mostrado en la Figura N5 existir un cambio en el estado del flipflop tipo D cuando en la entrada de reloj se detecte el momento en que el nivel
pase de alto a bajo.
Cuando en nivel del reloj cambia de alto a bajo se lee la entrada del flip-flop (D)
y se pone en la salida Q el mismo dato.
Figura N5
FUNCIONAMIENTO:
Activo por nivel alto y
Activo por flanco de subida.
El flip-flop D resulta muy til cuando se necesita almacenar un nico bit de
datos (1 o 0). Si se aade un inversor a un flip-flop S-R obtenemos un flip-flop D
bsico. El funcionamiento de un dispositivo activado por el flanco negativo es, por
supuesto, idntico, excepto que el disparo tiene lugar en el flanco de bajada del
impulso del reloj. Recuerde que Q sigue a D en cada flanco del impulso de reloj.
Para ello, el dispositivo de almacenamiento temporal es de dos estados
(alto y bajo), cuya salida adquiere el valor de la entrada D cuando se activa la
entrada de sincronismo, C. En funcin del modo de activacin de dicha entrada de
sincronismo, existen dos tipos:
Activo por nivel (alto o bajo), tambin denominado registro o cerrojo (latch en
ingls).
Activo por flanco (de subida o de bajada).
La ecuacin caracterstica del biestable D que describe su comportamiento es:
Qsiguiente= D
Figura N 6
Su tabla de la verdad se vera reflejada tal como se muestra a continuacin.
Q Qsiguiente
X=no importa
Figura N 7
Esta bscula puede verse como una primitiva lnea de retardo o una
retencin de orden cero (zero order hold en ingls), ya que los datos que se
introducen, se obtienen en la salida un ciclo de reloj despus. Esta caracterstica
es aprovechada para sintetizar funciones de procesamiento digital de seales
(DSP en ingls) mediante la transformada Z. Ejemplo: 74LS74
UTILIDAD:
Una de las aplicaciones de mayor uso para este tipo de FLIP-FLOP es al de
la transferencia de datos de forma paralela, en la cual se conectan varios FLIPFLOP de tipo "D" a X nmero de bits, causando de esta manera que la
informacin de todos los bits pase inmediatamente a la salida de cada FLIP-FLOP
con slo un pulso de reloj.
MATERIALES
-Cables UTP
-1 Protoboard
-1 pulsador
-3 Diodo LED (verde, amarillo, rojo)
-1 condensador de 47f
-5 resistencias de 1k
-1 circuito integrado LM555
-2 circuitos integrados 74LS00 (Compuerta lgica NAND)
ESTIMADO DE COSTO DEL PROYECTO
Dicho proyecto sobre el Flip-flop D es algo costoso hacerlo debido al
incremento excesivo de los precios actualmente, sin embargo, el gasto fue
compartido a continuacin una lista de precios y el precio total de este proyecto.
NOMBRE DEL
PRECIO/ UNIDAD
TOTAL
COMPONTENTE
Circuito
integrado
74LS00
Pulsador
Diodo Led
Condensador
900 bs (2)
1800 Bs
90 bs (1)
60 bs (3)
60 bs (1)
90 Bs
180 Bs
60 bs
electroltico de 47uF
Resistencias de 1 K
30 bs (5)
Circuito
integrado 300 bs (1)
150 bs
300bs
Lm555
COSTO TOTAL
2580Bs
PROCEDIMIENTO
Los pasos que se dieron para el ensamblaje del Flip-Flop tipo D fueron los
siguientes que se explicaran a continuacin:
MONTAJE DEL LM555 COMO ASTABLE
circuito
integrado.
SUGERENCIAS
Al realizar este tipo de circuitos se tiene que tener mucha paciencia, ya que
suele ser un poco enredado y en muchas ocasiones esto causa que la persona
que lo est ensamblando se equivoque.
Se podran modificar las resistencias dependiendo el valor del voltaje si el
voltaje es muy mnimo como en este caso 5V las resistencias no tienen que
pasar de 1K porque puede suceder que los led de salida Q y Q no prendan.
Se tiene que tener muchsimo cuidado con las compuertas 74LS00 ya que son
muy sensibles y la esttica la puede daar.
Es necesario siempre conocer los Datasheet de los circuitos equivalentes para
saber su voltaje y corriente mxima y de esta forma no daarlos.
Es recomendable al armar proyectos de este tipo contar con todos los
materiales necesarios e implementos para no haber fallas.
Por esttica y para lograr un mejor circuito elctrico es recomendable usar
cables utp de un solo color para conexiones entre las compuertas, un color
para la tierra y un color para la alimentacin.
En cuanto al Astable las resistencias pueden variar dependiendo del circuito
que se haya encontrado, pero t eliges como hacerlo en nuestro caso,
modificamos la VR1 porque sabemos que eso es para graduar la velocidad o
los parpadeos que da el LED.
Siempre es necesario contar con LED de distintos colores en las salidas de las
compuertas para comprobar el buen funcionamiento de esta misma.
Se tiene que usar resistencias antes de los led para protegerlos aun y cuando
no este esto plasmado en el diagrama.
Debemos de cuidarnos de los altos voltajes ya que un sobre exceso de voltaje
podra daarnos hasta el protoboard.
CONCLUSIN
BIBLIOGRAFIA
http://unicrom.com/dig_FF_D.asp
https://es.wikipedia.org/wiki/Biestable
http://www.unicrom.com/dig_FF_D_disparo_tabla_verdad_diagrama_temporal.
asp