Documentos de Académico
Documentos de Profesional
Documentos de Cultura
INFORME PREVIO DE
LABORATORIO N1:
LGEBRA DE BOOLE
Curso:
SISTEMAS DIGITALES I
Cod. Curso:
EE-635-N
Docente:
PhD.
Grupo N:
Integrantes:
(20124140C)
(20120358D)
DAVID FALCN CORZO (20122096G)
Informe Previo de Laboratorio N1
A.
NDICE
Comentarios de inicio.....3
Procedimiento..4
Bibliografa
A. COMENTARIOS DE INICIO
B. PROCEDIMIENTO
Inmunidad al ruido.
El ruido es toda perturbacin no deseada que si se presenta en una entrada de una
compuerta puede producir un cambio no deseado en la salida. Algunas fuentes de ruido
son el accionamiento de interruptores, motores, conexin de cargas inductivas, etc.
La inmunidad al ruido mide la sensibilidad de un dispositivo digital al ruido
electromagntico ambiental. Debemos tener presente este parmetro al disear sistemas
que deban operar en ambientes hostiles como industrias, mquinas, automviles, etc.
Margen de ruido.
La medida a la inmunidad de ruido se conoce como margen de ruido y se expresa en
voltios. As pues el margen de ruido de una familia de circuitos integrados digitales es la
amplitud mxima de la perturbacin que puede producirse en la entrada de una puerta sin
que repercuta en la salida puesto que existen dos estados o niveles lgicos se definen dos
mrgenes de ruido, uno VMH para nivel alto y otro VML para nivel bajo.
VMH (margen de ruido a nivel alto) = VOH mn - VIH mn
VML (margen de ruido a nivel bajo) = VIL mx - VOL mx
VOH y VOL son los niveles de tensin del uno y el cero respectivamente para la salida de
la puerta lgica.
Supongamos que trabajamos a un nivel bajo de VOL = 0.4 V con VIL mx = 0.8 V. En estas
condiciones tendremos un margen de ruido para nivel bajo de: VML = 0.8 0.4 = 0.4 V.
Disipacin de potencia.
Retardo de propagacin.
El retardo de propagacin (tP) es el tiempo que tarda una seal en propagarse desde la
entrada hacia la salida, es decir, es el tiempo usado para que un cambio en la entrada
produzca un cambio en la salida. El retardo de propagacin limita la frecuencia de trabajo.
A mayor retardo de propagacin, menor frecuencia de trabajo.
Producto velocidad-potencia.
Las familias de circuitos integrados digitales histricamente se han caracterizado tanto por
su velocidad como por su potencia. En general es ms deseable tener menores retardos
de propagacin en la compuerta (mayor velocidad) y menores valores de disipacin de
potencia.
Un medio comn para medir y comparar el desempeo global de una familia de circuitos
integrados es el producto velocidad-potencia, que se obtiene multiplicando el retardo de
propagacin de la compuerta por la disipacin de potencia de esta.
Producto velocidad-potencia = retardo de propagacin x disipacin de potencia.
Ejemplo: Suponga que una familia de circuitos integrados tiene como promedio un retardo
de propagacin de 10 ns y una disipacin de potencia de 5 mW en promedio tendr un
producto velocidad-potencia de:
10 ns x 5 mW = 50x 10-12 watt-segundo = 50 picojoules
V1(V)
0
0.1
0.2
0.3
0.4
V0 (V)
5
5
5
5
5
Informe Previo de Laboratorio N1
5V
50%
RV3
5k
0.5
0.6
0.7
0.8
0.9
1
1.25
1.5
1.75
2
2.25
2.5
3
3.5
V1
4
4.5
5
5
5
5
5
5
5
2
2
2
2
2
3
0
0
0 V0
0
0
0
1
2
A
B
C
D
V0 (V)
V0 (V)
V0 vs. V1
V1(V)
0.1
0.2
0.3
0.4
0.5
0.6
0.7
0.8
0.9
1
1.1
1.2
1.3
1.4
1.5
1.6
1.7
1.8
1.9
2
2.1
2.2
2.3
2.4
2.5
V0(V)
V1(V)
2.6
2.7
2.8
2.9
3
3.1
3.2
3.3
3.4
3.5
3.6
3.7
3.8
3.9
4
4.1
4.2
4.3
4.4
4.5
V0(V)
experimentales:
4.6
4.7
4.8
4.9
5
Dibujamos la curva de transferencia:
Entradas
Salida
Entrada
Entrada
Salida
74LS04 NOT
Entrada A
Salida Q
Entradas
Salida
Entradas
Salida
10
74LS86 OR-EXCLUSIVO
Entradas
Salida
11
X
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
Y
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
Z
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
W
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
F(x,y,z,w)
1
0
0
1
1
0
0
0
1
0
0
1
1
0
1
1
Z
0
0
1
1
W
0
1
0
1
F(x,y,z,w)
X
0
0
0
0
Y
0
0
0
0
12
4
5
6
7
8
9
10
11
12
13
14
15
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
13
14
15
D1
D4
1N914
D2
1N914
D5
1N914
R1
1N914
5.6k
R2
5.6k
BAT1
5V
De la simulacin en Proteus, obtenemos la tabla de verdad con cada uno de los 4 casos posibles
en el circuito de la izquieda:
D1
D1
0
1N914
1N914
D2
D2
1
1N914
1N914
R1
R1
5.6k
5.6k
BAT1
BAT1
5V
5V
16
D1
1
1N914
D2
0
1N914
0
A
0
0
0
B
0
1
0
0
1
1
1
1
1
0
0
1
1
R1
5.6k
0
S
0
0
D1
1N914
D2
1N914
R1
5.6k
BAT1
BAT1
5V
5V
Debido a que el nico caso en el que la salida es 1 lgico, es cuando los dos valores son
unos lgicos, el circuito se trata de una compuerta AND, y la familia lgica a la que
pertenece es la lgica diodo resistor o simplemente lgica de diodos DL (diode logic), la
cual se destaca por su simplicidad y por el limitado uso q tiene (solo pueden elaborarse las
compuertas AND y OR).
Obtenemos ahora resultados experimentales
Para el segundo circuito (derecha), obtenemos la tabla de verdad con todas las
configuraciones posibles:
17
D4
0
1N914
D5
11
01
B
1
1N914
D4
R2
5.6k
1N914
D5
1
1N914
R2
5.6k
D4
1N914
D5
1N914
D4
R2
5.6k
1N914
D5
1
1
1N914
R2
5.6k
18
7. Usando el circuito de la figura, ajuste P1 para que VIL sea 0.8 V. Ajuste
P2 para que IOH sea 400 uA. Medir VOH = ______________. Ponga el
miliampermetro en el pin de entrada de la compuerta y mida I IL =
______________ - Conecte las dos entradas de cada una de las cuatro
compuertas que tiene este circuito integrado a cero volts (tierra) y
mida ICCH.
19
RV1
6%
RV2
88%
U1:A
10k
1
3
2
+88.8
mA
150k
74LS00
+88.8
R1
+88.8
150k
mV
Volts
20
C. BIBLIOGRAFA
Recursos en la web:
http://www.uhu.es/raul.jimenez/DIGITAL_I/dig1_vii.pdf
http://electronica-teoriaypractica.com/circuito-7402-ttl/
http://www.unicrom.com/Dig_NivelesLogicos.asp
21