Está en la página 1de 25

REPBLICA BOLIVARIANA DE VENEZUELA MINISTERIO DEL PODER POPULAR PARA LA EDUCACIN UNIVERSITARIA UNIVERSIDAD DE FALCN FACULTAD DE INGENIERA ESPECIALIDAD:

INGENIERA ELECTRNICA MENCIN: TELEMATICA CTEDRA: LAB ELECTRNICA I DOCENTE: ING ARLAID EDUARTE

INFORME N 4 AMPLIFICADOR EMISOR COMUN.

Integrantes: Loreto, Bethania 19.648.098 Matheus, Andres 20.254.251

Punto fijo, 15 Febrero 2012

INDICE

INTRODUCCIN 3 MARCO TERICO.. 4 OBJETIVOS, MATERIALES , EQUIPOS UTILIZADOS Y TABLA DE VALORES NOMINALES Vs REALES ...... 8 EXPERIENCIAS REALIZADAS ...... 9 ANLISIS DE RESULTADOS....12 MEJORE SUS CONOCIMIENTOS.... 15 SUGERENCIAS O RECOMENDACIONES..... 20 CONCLUSIONES...... 21 REFERENCIAS BIBLIOGRFICAS. 22
ANEXOS.. 23

INTRODUCCIN

La polarizacin de un transistor es la responsable de establecer las corrientes y tensiones que fijan su punto de trabajo en la regin lineal (bipolares) o saturacin (FET), regiones en donde los transistores presentan caractersticas ms o menos lineales. Al aplicar una seal alterna a la entrada, el punto de trabajo se desplaza y amplifica esa seal. El anlisis del comportamiento del transistor en amplificacin se simplifica enormemente cuando su utiliza el llamado modelo de pequea seal obtenido a partir del anlisis del transistor a pequeas variaciones de tensiones y corrientes en sus terminales. Bajo

adecuadas condiciones, el transistor puede ser modelado a travs de un circuito lineal que incluye equivalentes Thvenin, Norton y principios de teora de circuitos lineales. El modelo de pequea seal del transistor es a veces llamado modelo incremental de seal.
Para que una seal sea amplificada tiene que ser una seal de corriente alterna. La seal alterna es

la seal a amplificar y la continua sirve para establecer el punto de operacin del amplificador. Este punto de operacin permitir que la seal amplificada no sea distorsionada.

MARCO TERICO Modos de polarizar un transistor bipolar. * Polarizacin fija o de base. * Polarizacin por retroalimentacin al emisor * Polarizacin por retroalimentacin al colector * Polarizacin por divisin de tensin. La polarizacin por divisin de tensin es ampliamente utilizada en circuitos lineales, por este motivo algunas veces se les conoce como polarizacin universal. Las resistencias R1 y R2 forman un divisor de tensin del voltaje VCC la funcin de esta red es facilitar la polarizacin necesaria para que la unin base-emisor este en la regin apropiada. Este tipo de polarizacin es mejor que las anteriores ya mencionadas, proporciona estabilidad del punto de operacin con respectos de cambios en .

En la terminal de la base existen dos mallas por lo que se empleara el teorema de Thvenin para simplificar a una sola malla. Como se ve en la siguiente figura:

Donde

Aplicando LVK en la malla de base

( Como

A temperatura de ambiente Ic depende nicamente de . Si queremos que Ic sea casi independiente de es necesario que

Para que Al aplicar la 2 Ley de Kirchhoff a la malla formada por la tensin de alimentacin, resistencia de colector, colector y emisor, se obtiene la relacin entre la corriente de colector y la tensin colector emisor, dependiendo de la resistencia de carga (Rc). Refleja todos los puntos posibles de funcionamiento que pueden darse cumpliendo la ecuacin de malla del colector. Para definir la recta de carga, se hallan los dos puntos de interseccin de la recta con los ejes.

El diseo de un amplificador est sujeto a tres variables fundamentales; el transistor, la ganancia y la temperatura. Importancia de la ubicacin del punto Q de un amplificador. Radica en el hecho de que al situar el punto Q de manera que la seal sea simtrica con respecto al mismo, se tendr mxima excursin de la seal de entrada y se aprovechara al mximo la misma para obtener una alta ganancia. Si colocamos el amplificador en el punto Q se obtendra tambin las ptimas condiciones de trabajo para el transistor ya que trabajara en la zona activa. Factores que producen distorsin de la salida de un amplificador, la seal aplicada en la base produce una corriente en el emisor. Esta corriente alterna de emisor tiene la misma frecuencia que la tensin alterna de base. Adems la forma de onda se mantiene casi igual con la pequea diferencia que en el emisor se presenta una pequea distorsin, ya que no es una rplica perfecta de la seal de base, hay un pequeo alargamiento en el ciclo positivo y a su vez una compresin en el ciclo negativo, a este efecto se le llama distorsin. Si hacemos un anlisis para seal del amplificador PDT obtenemos lo siguiente al eliminar la fuente de poder DC y cortocircuitar los condensadores.

Se realiza el circuito hbrido del circuito anterior.

Se halla la impedancia de base, entrada y salida.

Se halla la ganancia del amplificador PDT.

OBJETIVOS: 1. Evaluar la operacin dinmica de un amplificador emisor comn. 2. Determinar la ganancia de Tensin de un amplificador emisor comn. 3. Evaluar la operacin en reposo del transistor. 4. Determinar la impedancia de entrada y salida del amplificador PDT. 5. Determinar la ganancia de corriente () del amplificador PDT.

MATERIALES Y EQUIPOS UTILIZADOS: - 1 Fuente de poder DC variable. - Generador de Funciones. - Osciloscopio. - Transistor 2N3904. - Resistores (R1= 200K, R2= 19.5K, Rc= 5.6K, Re= 0.375K, RL= 4.7K; W). - Capacitores: 2 de 10F / 25,50 o 100V, 100F / 100V - V.O.M digital. TABLA DE VALORES NOMINALES Vs REALES:

DESCRIPCIN R1 R2 RC RE RL TRANSITOR 2N3904 C1 C2 C3

VALOR NOMINAL 200K 19.5K 5625 375 4.7K =151 =163

VALOR REAL 198,8K 19.61K 5,61K 393 4.61K

10F/50V 10F/50V 10F/100V

9,62F/50V 9,44F/50V 8,47F/100V

EXPERIENCIAS REALIZADAS

Parte I: Operacin Dinmica del Amplificador.

1. Se ensambl el circuito de la figura N1 + 12 Vdc

C1

R1 200 K

RC 5625

C2

10 F
+ + V 300 mVpp R2 19.5K

+ 10 F Q1=2N3904 NPN Re 375

+ Vo
RL 4,7 K

Vi n

2. Se suministro al circuito con el generador de funciones una seal sinusoidal de 1KHz por la entrada Vi del circuito, tomando en cuenta que la seal de salida se presento sin distorsin y se observo la polaridad correcta de los capacitores, transistor, medidores y fuente de energa.

3. Se empleo el osciloscopio para medir y registrar los voltajes pico-pico indicados en la tabla I del formato.

4. Se utilizaron los dos canales del osciloscopio, y se observaron las seales de los voltajes de entrada y salida del amplificador y se dibujaron las mismas en el formato de prctica. Se midi tambin el desfasaje presente en las mismas.

5. Se desconecto del circuito el capacitor C1 y se registraron los valores indicados en la tabla I.

6.

Se conecto el capacitor C1 y se desconecto el capacitor C2, se registraron los voltajes en la tabla.

7. Se conecto C2 y tambin se conect el capacitor C3=10F en paralelo a la resistencia del emisor del circuito y se registraron los valores de voltaje en la tabla.

CONDICIN NORMAL C1. DESC. C2. DESC. C3 CONECT.

Vip-p 0,28V 0V 0,28V 76mV

Vop-p 1,67V 0V 0V 3,52V

Vbase(Vb) 1V 3mV 1V 0,98V TABLA I

Vcolector(Vc) -7,46V 12V 7,47V 7,59V

Av=Vop-p/Vin p-p 5,96 0 0 46

Parte II: Operacin en reposo del transistor.

1. Se desconecto del circuito el generador de funciones, dejando el circuito polarizado solo con tensin DC.

2. Se midi con respecto a tierra, los voltajes de emisor (VE), de base (VB) y de colector (VC) y se registraron en la tabla II. En cada caso se realizaron los clculos tericos respectivos (ver pre laboratorio).

NORMAL CALCULADO VE VC VB 0,36V 7,86V 1,06V TABLA II MEDIDO 309mV 7,64V 0,98V

10

3. Se apag la fuente de alimentacin y se retiro del circuito la resistencia del emisor. Luego se encendi la fuente y se registraron los voltajes especificados en la tabla III, se tomo precaucin de apagar la fuente al momento de retirar los componentes indicados.

4. Se conecto la resistencia del emisor y se desconecto la resistencia del colector y se midieron los voltajes indicados en la tabla.

5. Se conecto la resistencia del colector y se desconecto del circuito el terminal de la base del transistor y se registraron los voltajes en la tabla III.

NORMAL

EMISOR DESCONECTADO

COLECTOR DESCONECTADO

BASE DESCONECTADA

Calculado VE

Medido

Calculado

Medido

Calculado

Medido

Calculado

Medido

0,36V

309mV

----

----

165mV

0,7V

0,7V

VC

7,86V

7,64V

0,36V

310mV

----

----

0,7V

0,98V

VB

1,06V

0,98V

0V

0V TABLA III

12V

12,06V

----

----

11

ANLISIS DE RESULTADOS

Con el objeto de ahorrar espacio en este informe, se referir a resultados obtenidos en el pre-informe al momento de referirse al anlisis en DC del transistor. En otro caso se har referencia a la seccin de anexos para el anlisis de Av.

En vista de las diferencias obtenidas, tanto en el anlisis terico como en la simulacin de proteus, con el valor de Av obtenido en la prctica al momento de insertar el condensador de desacoplo, se har referencia a la prctica solo para mencionar la posible causa de dicha diferencia, pero la comparacin se har en base al anlisis terico y a la simulacin de proteus.

Los 2 valores observados de la se corresponden a 2 transmisores diferentes. Esto se debe a que hubo un problema durante la prctica en el que el transistor quedo inutilizado y debi reemplazarse. Gracias a esto, los valores obtenidos de varan en un 7% aproximadamente, sin contar con los elementos internos del transistor. Por esta razn, se esper que hubieran posibilidades de errores en un 7% o ms, pero dentro de un rango no mayor al 15%.

Debido a la falta de un instrumento capaz de suministrar un valor perfecto en la prctica, debi colocarse un potencimetro en la entrada de la fuente senoidal para reducir la entrada lo suficiente para evitar la distorsin. En vista de esto, los valores evaluados en pequea seal sern solamente los correspondientes a la Av, tomando como referencia la seal de entrada en cada experimento. 1. Al hacer la comparacin entre los valores obtenidos en el pre-informe y en la prctica del transistor en reposo, puede observarse valores muy similares entre ellos, siendo el valor de mayor diferencia el observado en Vc con la base desconectada. Esto se debe a que el transistor posee diferencia de potencial entre el colector y la base diferente a las supuestas tericamente (0,7 V) lo cual nos da un error mximo de 40% en este caso. Dado que se trabajan con unidades menores a 1 V, las pequeas variaciones pueden afectar en gran manera los resultados, pudiendo originar el 40% de error mencionado. Al comparar las otras

12

mediciones y valores tericos, se puede afirmar que la prctica se corresponde con la teora. 2. Al comparar los valores prcticos en pequea seal sin el condensador de desacoplo conectado, se puede ver que los valores correspondientes al simulador proteus, a los calculados en los anexos y a los obtenidos en la prctica tienen diferencias no mayores a un 3%. Estos valores se encuentran dentro del margen de error aceptable de 5%, con lo que se concluye que, en este experimento los valores son iguales. 3. Al desconectar los condensadores de acoplo, se puede observar que, como era esperado, la salida se anulara, pues en un caso la entrada no forma parte del circuito, y en otro la salida no forma parte del circuito. De esta forma la Av = 0, y se comporta de la misma forma que la esperada en la teora. 4. Al conectar el condensador de acoplo, se puede observar una diferencia de aproximadamente 30% con los valores obtenidos en proteus y los calculados. Pueden existir algunas razones que pueden formar parte de esto: a. Las caractersticas internas del transistor, no tomadas en cuenta al momento del anlisis terico, las cuales pueden disminuir la Av. b. Las impedancias de los capacitores, las cuales pueden disminuir tambin la ganancia de voltaje. c. Algn mal contacto o corto circuito, puesto que al momento de hacer la prctica, se pudo observar que los elementos eran muy delgados y capaces de hacer un mal contacto. d. Las resistencias internas de los elementos de medicin. Por estas razones, se decidi hacer la comparacin de este experimento con los valores de proteus. Mientras se hacan los clculos tericos, se hizo necesario tomar en cuenta la impedancia del condensador de desacoplo, pues era de aproximadamente el 50% de la re, lo cual afectaba en gran escala el valor obtenido. Gracias a esto, se pudo observar que el valor obtenido de Av en proteus como el calculado,

13

eran diferentes en tan solo 0,04 V (0,7% de error) lo cual demuestra que el procedimiento utilizado es muy cercano o aceptable a lo que sucede en la prctica.

14

MEJORE SUS CONOCIMIENTOS

1. El funcionamiento del amplificador PDT. Un amplificador con polarizacin por divisor de tensin PDT. Para calcular las tensiones y corrientes continuas se abren los condensadores. Luego obtenemos el circuito en DC simplificado para realizar los clculos en reposo. El divisor de Tensin lo hacemos para regular la tensin en continua que queremos que circule sobre la base este valor acta directamente sobre el valor de la corriente en la base y a su vez en el colector. Cuando efectuamos el anlisis para seal entonces hacemos un cortocircuito en los condensadores de acoplo, lo que da como resultado el acoplo de la seal de entrada a la base. Esta corriente alterna en la base producto de la seal de entrada, amplifica una tensin alterna en el colector. Esto trae a consecuencia una ganancia de voltaje con respecto a la entrada del circuito.

2. Importancia y uso de este amplificador Es muy importante ya que es muy prctico para distintas funciones de uso, como por ejemplo como hablamos de un transistor que amplifica seales muy pequeas.

3. Haga un anlisis para las caractersticas estticas del circuito amplificador PDT. Determinar la recta de carga y calcular el punto de reposo Q, especificar las distintas zonas de funcionamiento. Anlisis en DC del amplificador PDT:

15

Malla de entrada

Malla de salida

Sea

= 0A en la ecuacin de

entonces obtenemos lo siguiente;

(condicin

de corte del transistor BJT) y sea Vce = 0A entonces obtenemos lo siguiente; (condicin de saturacin del BJT). Luego el punto Q de trabajo es el siguiente ( son los valores obtenidos del anlisis en continua del amplificador. Por ejemplo si Vcc = 10V; Rc = 3.6; Re = 1; Ic = 1.1mA; Vce =4.94V. Estos dos ltimos valores corresponden al punto Q de trabajo. que

16

4. Definir tipo de configuracin y clase del amplificador. Amplificador Emisor comn. La clase de este amplificador podemos identificarla por la comparacin del desfase de la seal de entrada y la de salida, se pudo concluir en el desarrollo de las experiencia que tienen un desfase de 180, lo cual nos dice que es un amplificador clase A. 5. Calcular la ganancia de corriente en corriente directa DC.

6. Calcular la ganancia de tensin (Av) del transistor. Apoyndonos en el circuito hbrido generado anteriormente. De all podemos obtener lo siguiente.

17

7. Calcular la impedancia de entrada (Zin) y salida (Zo) del transistor Segn el circuito usado en la prctica obtenemos lo siguiente:

8. Realizar el circuito equivalente hbrido del amplificador PDT que se muestra, pero agregue la resistencia de carga RL.

Impedancia de base, entrada y salida.

Ganancia del amplificador PDT.

18

9. Explique la funcin de los condensadores de acoplo (C1 y C2) y desacoplo (C3) del circuito de la prctica. Los condensadores C1 y C2 son llamados condensadores de acoplo ya que se encargan de integrar la seal alterna a la entrada y a la salida del circuito amplificador PDT, son de suma importancia ya que se encargan de suprimir de la salida la componente continua de la seal. En cuanto al condensador C3 es llamado de desacoplo por la funcin que ejerce, su misin es cortocircuitar la resistencia del emisor. Esta resistencia en anlisis DC se encarga de proteger el BJT de cualquier cambio en la corriente de colector, pero en anlisis AC esta resistencia es cortocircuitada por e condensador de desacoplo y aumenta en una gran medida la ganancia del circuito como se puede observar en la formula de ganancia antes mencionada.

19

SUGERENCIAS O RECOMENDACIONES.
Si no se encuentra en capacidad de entender el funcionamiento del amplificador se recomienda consultar texto bibliogrfico o al profesor. De ser posible, identifique los materiales a utilizar antes de comenzar la prctica, puesto que la bsqueda de estos puede llevar un tiempo considerable de ella.

Chequear el estado de todos los componentes, medirlos para as tener un buen desarrollo de la prctica y entender las variaciones de los resultados ya que una variacin entre valor real y valor nominal alterara dichos resultados.

para no daar ningn componente del laboratorio o a una persona. Se debe tener en cuenta las especificaciones del fabricante del transistor y tomar en cuentas las limitaciones especificadas por el mismo para as no daar el transistor, ya que un sobrepaso de sus caractersticas elctricas dejara de funcionar.

Tomar en cuenta las polaridades de los capacitores al momentos de conectarlos y su que su capacidad de almacenamiento de voltaje sea la adecuada para el mismo. Ordenar el sitio de trabajo y desconectar todos los equipos utilizados.

20

CONCLUSIONES

Despus de la ejecucin de la prctica se observ el efecto que tiene el amplificador emisor comn en una seal de entrada, se not el aumento de la ganancia al colocarse un condensador de desacoplo en paralelo a la resistencia de emisor. Los capacitores de acoplamiento ayudan a disminuir la distorsin del mismo al momento de funcionar, el capacitor de desacoplo esta insertado en el circuito para lograr una ganancia de tensin mucho mayor, al evitar que la resistencia del emisor detenga el paso de corriente alterna. Tambin se evalu el amplificador de emisor comn polarizado solamente con tensin DC. En vista a esto, se llegan a las siguientes conclusiones: El estado en reposo de un transistor tiene su mayor aplicacin en el clculo del punto de operacin y la correcta polarizacin del transistor. El transistor 2N3904 se puede utilizar como un amplificador de pequea seal, puesto que para seales ms grandes los condensadores tienen un efecto ms notable y se requiere un transistor diseado para este propsito.

21

REFERENCIAS BIBLIOGRFICAS

http://es.wikipedia.org/wiki/Transistor_de_uni%C3%B3n_bipolar Boylestad Nashelsky Teora de circuitos y dispositivos electrnicos Octava Edicin

22

ANEXOS

Circuito montado en proteus equivalente a la prctica n1, amplificador en pequea seal:

R3(2)

A B C D

R3
5.61k

R1
198.8k

C1 Q1
10u 2N3904

C3
10u

R4
4.61k

R2
19.61k

C2
10u

R5
393

Clculos para el circuito anterior: (Sin condensador de desacoplo C2) Vb = 12 V x 19,61k / ( 198,8k + 19,61k) Vb = 1,077 V VE = 1,077 V 0,7V VE = 0,377 V IE = 0,377 V / 393 IE = 0,96 mA Si IE es aproximadamente igual a Ic Ic = 0,96 mA Si Ic = 0 Vce = 12 V Si Vce = 0

23

Ic = 12V / 5,61k Ic = 2,14 mA Entonces, ICQ = 1,2 mA y es aproximadamente igual a IEQ ; VCEQ = 6,3 V Haciendo los clculos respectivos al modelo hibrido presentado en el marco terico: re = 26 mV / 1,2 mA = 21,67 Zo = Rc || RL Zo = 2530,54 Av = Zo / (393 + 21,67) Av = 2530,54 / (393 + 21,67) Av = 6,10 Lo anterior sin conectar el condensador de desacoplo C2; para el condensador de desacoplo conectado se tomara el mismo procedimiento anterior, pero en lugar de RE = 393, se considerara la impedancia del condensador: Zc = 1 / 2fC Zc = 1 / (2 x 1e3 x 10e-6) Zc = 15,92 Av = Zo / (15,92 + 21,67) Av = 67,32

Las figuras presentadas en la pgina siguiente representan a: (Figura 1) Forma de seal con condensador de desacoplo y Av = 67,14 (Vp-pin = 70 mV, Vp-pout = 4,7V); (Figura 2) Forma de seal sin condensador de desacoplo y Av = 6,14 ( Vp-pin = 70 mV, Vp-pout = 430mV)

24

Figura 1

Figura 2

25

También podría gustarte