Está en la página 1de 17

INFORME DE LABORATORIO N 001

TEMA: AMPLIFICADOR DE SIMETRIA


COMPLEMENTARIA

CURSO: CIRCUITOS AMPLIFICADORES

PROFESOR SAUL RUELAS

INTEGRANTES ATENCIO MAURICIO ENRIQUE A.

LIMA PER
2016

Pgina 1
LABORATORIO N2

AMPLIFICADOR DE SIMETRIA COMPLEMENTARIA

I. OBJETIVOS:

Estudio del funcionamiento del amplificador de simetra


complementaria

II. EQUIPOS Y MATERIALES:

- Un (01) Voltmetro analgico


- Un (01) Ampermetro analgico
- Tres (03) conductores rojos, 25 cm
- Tres (03) conductores azules, 25 cm
- Tres (03) Resistencia de 220 1W, 1 K y 10 K
- Un (01) Transistor 2N2222
- Un (01) Transistor 2N3906
- Un (01) Opamp LM741
- Un (01) Protoboard
- Un (01) Generador de ondas.
- Dos (02) Fuentes de alimentacin
- Un (01) Osciloscopio.

Pgina 2
III. FUNDAMENTO TERICO

En el amplificador push-pull (en el cual se utilizan dos


transistores del mismo tipo), se requiere para su funcionamiento de
dos excitaciones desfasadas 180, una con respecto a la otra, para
aplicarlas a las bases de los transistores y as obtener una salida
completa. Este desfasaje se logra con un transformador cuyo
secundario tena dos salidas con punto comn. A continuacin se ver
cmo se evita usar transformadores en la entrada y en la salida, a
requisito de que se usen dos transistores complementarios (uno NPN
y otro PNP). Tal amplificador es llamado AMPLIFICADOR DE
SIMETRIA COMPLEMENTARIA.

Se denominan transistores complementarios (o par machado o


matched pair) a un par de transistores tipo PNP y NPN cuyas
caractersticas de ganancias, potencias, etc. son iguales o muy
similares.

Se denominan transistores complementarios (o par machado o


matched pair) a un par de transistores tipo PNP y NPN cuyas
caractersticas de ganancias, potencias, etc. son iguales o muy
similares.

Pgina 3
Las ventajas y desventajas de estos amplificadores en
comparacin con los amplificadores push-pull se enumerarn
posteriormente.

Fig. 1: Circuito bsico de un amplificador de simetra


complementaria.

La condicin que deben cumplir V1 y V2 es que polaricen de tal


modo a Q1 y Q2 que estos trabajen simtricamente y en clase B
(corrientes en reposo cero).

Se hace V2 = VCC/2 a fin de que VCEQ1 = VCEQ2 = VCC/2 y


los dos transistores estn al corte simultneamente (clase B). De lo
contrario, si V1<V2, entonces conducir Q1 y se cortar Q2 (ICQ1>0,
ICQ2=0); y si V2<V1 entonces conducir Q2 (ICQ2>0, ICQ1=0), lo
cual nos permite una operacin simtrica de los transistores.

La tensin en la unin de los emisores ser:

VE = VCC/2

Pgina 4
Se puede ver con las condiciones anteriores que:

VBE1 = VBE2 = 0 e ICQ1= ICQ2 =0

Podemos ver ahora qu ocurre cuando la tensin de seal Vin


toma valores positivos y negativos.

En el semiciclo positivo de Vin la tensin en bases se hace ms


positiva que la tensin en los emisores:

VB > VE

Lo cual hace que Q1 conduzca y Q2 permanezca en corte.

El sentido de las corrientes se indican en la fig 2a y 2b, ntese


que IL1 = Ie1

Para el semiciclo negativo VE>VB, lo cual abre a Q1 y hace


conducir a Q2. La corriente en la carga es: IL2 = Ie2

De este modo, la carga est alimentada medio ciclo de Vin por


Q1 y el otro medio ciclo por Q2

Pgina 5
DISTORSION DE CRUCE: Debido a que las caractersticas de
entrada base-emisor de los transistores reales es tal que para
tensiones pequeas base-emisor, el transistor prcticamente no
conduce. Recin este comienza a hacerlo cuando se supera cierto
valor (la tensin de codo o tensin

umbral, V), que es aproximadamente 0.2V para transistores de


Ge y de 0.6V para los de Si.

La tensin de salida tiene la forma que se observa en el


siguiente grfico:

Se puede notar en la fig.5 que existe cierta zona alrededor de los


puntos Vb = 0, para los cuales ninguno de los transistores conduce, lo
que acarrea una distorsin en la forma de onda en la salida
(proporcional a la seal iB1 iB2), llamada distorsin por cruce (o de
cross over). Esta distorsin se evita polarizando directamente las
junturas base-emisor de Q1 y Q2 de modo que exista entre ellas una
tensin igual a la tensin de codo.

Pgina 6
Una forma simple de lograr esto es, colocando una resistencia
(de pequeo valor) entre las bases de Q1 y Q2 de modo que se
ocasiona una cada de tensin en ella suficiente para tener polarizados
ligeramente a los transistores (ver fig. 4).

RD se escoge de modo que cumpla con la anterior ecuacin con:


VBE1 = VBE2 = 0.2 (Ge) 0.7 (Si)

La eleccin de RD para polarizar adecuadamente la juntura


base-emisor de Q1 y Q2, es un poco delicada, debido a que una
pequea variacin de la tensin VBE provoca grandes cambios de
corriente de colector, por lo cual, con un valor demasiado pequeo de
VRD no se eliminar satisfactoriamente la distorsin de cruce. En
cambio, si la tensin es demasiado grande, trae como consecuencia
distorsin para niveles grandes de seal, ya que cada transistor
conducir ms de medio ciclo, lo cual har que las corrientes de
conduccin se traslapen con las corrientes que deja conducir el otro
transistor.

Prcticamente entonces, el amplificador debe trabajar en clase


AB. Pero la corriente de colector, para evitar la distorsin de cruce, es

Pgina 7
tan pequea que se puede decir que su forma de trabajo es clase B.
La polarizacin de las junturas base-emisor se hace para que cumpla
dos funciones:
a) Evitar la distorsin de cruce o cross-over
b) Estabilizar la polarizacin de Q1 y Q2 contra variaciones
de temperatura.

La forma ms simple de polarizar en clase AB es mediante una


red resistiva. Este esquema no es satisfactorio debido a que si la
polarizacin es poca, la distorsin de cruce sigue siendo severa y, si
es mucha, la corriente de colector ser alta, los transistores disiparn
ms potencia pudiendo destruirse o acortar drsticamente su tiempo
de vida y la eficiencia disminuir. Este tipo de polarizacin es ms
efectivo cuando la fuente de alimentacin es regulada pero no permite
la compensacin por variacin de temperatura en las junturas base-
emisor.

IV. PROCEDIMIENTO:

1.- Ensamble el siguiente circuito:

Verifique las conexiones de las tensiones DC aplicadas al


amplificador operacional, antes de encender el circuito

Pgina 8
2.- Mediciones en DC:

Poner: Vg = 0

Mida la tensin en el punto E respecto a tierra:

VE = 11.39 v.

Mida la tensin en el punto B respecto a tierra:

VB = 11.74 v.

Mida la tensin en el pin 2 del 741:

V2 = 1.037 v.

Mida la tensin en el pin 3 del 741:

V3 =. 1.2 mv.

3.- Aplique la seal de entrada Vg con frecuencia de 1 KHz,


Aumente Vg hasta que se obtenga mxima excursin simtrica en la
salida.

Anote los valores pico:

Vg = 1.2mv ; Vsalida = 1.03 V

Dibuje las formas de onda en los puntos B y E

Pgina 9
4.- Con el nivel de Vg del paso 3 mida la respuesta en frecuencia

Tabla
Frecuencia
(Hz) 100 500 1K 2K 5K 10K 20K 30K 50K 70K 100K
V salida 1.08 1.05 1.03 1.02 992 984 332 212 140
(Vpico) V. V. V. V. mV Mv mV mV mV
del circuito:

5.- Desconecte el resistor R4, de 10 K, del punto E y conctelo


al punto B Reduzca Vg para obtener en la salida 3 Voltios pico Dibuje
la forma de onda de salida.

Dibuje la forma de onda en el punto B.

Pgina
10
INFORME FINAL
CUESTIONARIO:

1. HAGA UNA TABLA COMPARANDO LOS VALORES


TEORICOS CON LOS VALORES EXPERIMENTALES.

2. POR QUE LA TENSION PICO DE SALIDA NO LLEGA A SER


IGUAL A LA TENSION DE LA FUENTE?
.

1. La seal de voltaje de entrada es igual a la seal de voltaje de


salida, debido a que como est unido las bases, solo amplifica la
corriente mas no altera la seal de voltaje. Por eso el nombre de
amplificadores de potencia.

Pgina
11
2. La particularidad que tiene un amplificador en una configuracin
de colector comn en alterna, la seal de entrada se aplica por la
base y la seal de salida se toma por el emisor.

3. La amplificacin de voltaje en una configuracin de colector


comn es menor a un 98%, pero la ganancia en corriente si es
alta.

4. Se llama complementaria porque un transistor es PNP y el otro


NPN, uno trabaja con la parte positiva y la otra con la parte
negativa, luego se unen y vuelve a generar la onda original pero
amplificada en corriente.

4. PORQUE LA TENSION DE SEAL DE SALIDA ESTA EN


FASE CON LA ENTRADA?

En la simulacin en Proteus se verifica que la seal de entrada


es muy similar a la seal de salida. Esto por la configuracin de base
comn, donde solo se amplifica la corriente ms no el voltaje.

Pgina
12
3. PORQUE LAS TENSIONES EN LOS PINES 2 Y 3 DEL
OPERACIONAL TIENDEN HACER IGUALES?

Los voltajes en el pin2 y pin3 del LM471, son iguales debido a


que est en una configuracin Push Pull.

Pgina
13
Se puede ver que este circuito es complementario porque uno es PNP
y el otro es NPN, porque uno trabaja con la parte negativa y la otra con
la parte positiva:

Pgina
14
1. Push Push, (Traducido sera algo as como tira y afloja),

Hay un ligero problema asociado con la disposicin de


amplificador, los transistores requieren una diferencia de 0,7 V entre la
base y el emisor con el fin de que empiecen a trabajar..

Como podemos ver en las dos grficas de la tensin de salida no


refleja perfectamente la tensin de entrada. Hay una zona llamada
cruz o distorsin, debido a que el transistor no lo est llevando a cabo
debido a que requieren 0.7 V.

Pgina
15
Pgina
16
Pgina
17

También podría gustarte