Está en la página 1de 8

Circuitos lógicos combinacionales

1. Clasificación

1.1 Codificador
a) Codificador sin prioridad
b) Codificador con prioridad
1.2 Decodificador
a) Decodificador lógico
b) Decodificador manejador de display
1.3 Multiplexor (MUX)
1.4 Demultiplexor (DEMUX)
1.5 Comparador de magnitud
1.6 Convertidor de código
1.7 Circuito aritmético

2. Codificador
a) Ejemplo: Diseño de un codificador sin prioridad de octal a binario con entradas
activas en bajo y salidas activas en alto.

O0= A’1A2A3A4A5A6A7 +
A 1A 2
A’3A4A5A6A7 +
A1A2A3A4A’5A6A7 +
A1A2A3A4A5A6A’7

O0 = A’1+A’3+A’5+A’7
O1=A’2+A’3+A’6+A’7
O2=A’4+A’5+A’6+A’7.

b) Codificador con prioridad de octal a binario con entradas y salidas activas en bajo.
c) Codificador con prioridad de decimal a BCD con entradas y salidas activas en bajo.

Codificador con prioridad


1. a) Codificador sin prioridad con entrada de habilitación (EI) y salidas de
habilitación (EO) y de grupo (GS).
Ejemplo: Diseño de un codificador de octal a binario con entradas (incluida la de
habilitación EI) activas en bajo, salidas (incluidas la de grupo GS) activas en alto y
salida de habilitación EO activa en bajo.
ENTRADAS SALIDAS
EI A1 A2 A3 A4 A5 A6 A7 O2 O1 O0 EO GS
1 X X X X X X X 0 0 0 1 0
0 1 1 1 1 1 1 1 0 0 0 0 0
0 0 1 1 1 1 1 1 0 0 1 1 1
0 1 0 1 1 1 1 1 0 1 0 1 1
0 1 1 0 1 1 1 1 0 1 1 1 1
0 1 1 1 0 1 1 1 1 0 0 1 1
0 1 1 1 1 0 1 1 1 0 1 1 1
0 1 1 1 1 1 0 1 1 1 0 1 1
0 1 1 1 1 1 1 0 1 1 1 1 1

O0 = EI’A’1+ EI’A’3+ EI’A’5+ EI’A’7


O1 = EI’A’2 + EI’A’3 + EI’A’6 + EI’A’7
O2 = EI’A’4 + EI’A’5 + EI’A’6 + EI’A’7
EO= EI+A’1 +A’2 +A’3 +A’4 +A’5 +A’6 +A’7
GS= EI’EO
Factorizando EI:
O0 = EI’( A’1+A’3+A’5+A’7)
O1 = EI’(A’2+A’3+A’6+A’7)
O2 = EI’( A’4+A’5+A’6+A’7)
b) Codificador con prioridad de octal a binario.
c) Codificador con prioridad conectados en cascada.
d) Codificador con prioridad de decimal a BCD.
e) Codificador interruptor.
Ejemplo: analizar los que se proponen
Floyd: 6.11
Ejercicios: dar solución a algunos de los problemas propuestos al final del tema y del capítulo.
Tocci: preguntas de repaso 2, 3 y 5 (Pág. 625), 9-14 y 9-15.
Floyd: problema relacionado (pág. 362), revisión de la sección 1 y 2 (pág. 363), 6.21 y 6.22
Wakerly: 5-45 a 5-47

2. Decodificador manejador de display

2.a) Ejemplo: diseño de un decodificador manejador de display con salidas activas en


bajo que muestre en un display los dígitos del 0 al 9.
ENTRADAS SALIDAS
D C B A a b c d e f g

0 0 0 0 0 0 0 0 0 0 1
0 0 0 1 1 0 0 1 1 1 1
0 0 1 0 0 0 1 0 0 1 0
0 0 1 1 0 0 0 0 1 1 0
0 1 0 0 1 0 0 1 1 0 0
0 1 0 1 0 1 0 0 1 0 0
0 1 1 0 1 1 0 0 0 0 0
0 1 1 1 0 0 0 1 1 1 1
1 0 0 0 0 0 0 0 0 0 0
1 0 0 1 0 0 0 1 1 0 0
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1

a=DC+CA´+DB+D´C´B´A
b=DC+DB+CB´A+CBA´

2.b) Ejemplo: diseño de un decodificador manejador de display con entrada de


comprobación (LT) y/o entrada de borrado (BI) activas en bajo, salidas
activas en bajo y que también muestre los símbolos especiales
ENTRADAS SALIDAS
BI LT D C B A a b c d e f g

0 0 0 0 0 0 0 0 0 0 1
0 0 0 1 1 0 0 1 1 1 1
0 0 1 0 0 0 1 0 0 1 0
0 0 1 1 0 0 0 0 1 1 0
0 1 0 0 1 0 0 1 1 0 0
0 1 0 1 0 1 0 0 1 0 0
0 1 1 0 1 1 0 0 0 0 0
0 1 1 1 0 0 0 1 1 1 1
1 0 0 0 0 0 0 0 0 0 0
1 0 0 1 0 0 0 1 1 0 0
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1

a=LTDB+LTCA´+LTD´C´B´A=LT(DB+CA´+D´C´B´A)
a=DB+CA´+D´C´B´A+BI´
b=LTDB+LTCB´A+LTCBA´=LT(DB+CB´A+CBA´) b=DB+CB´A+CBA´+BI´

a=LTDB+LTCA´+LTD´C´B´A+BI´
b=LTDB+LTCB´A+LTCBA´+BI´

3. a) Pantalla (display) de cristal líquido.


b) Control de una LCD
c) Tipos de LCD
Ejemplo: analizar los que se proponen
Tocci: 9-4
Ejercicios: dar solución a algunos de los problemas propuestos al final del tema y del capítulo.
Tocci: preguntas de repaso (Pág. 615 y 619), 9-11 a 9-13.
Floyd: 6.20
Wakerly: 5-39 y 5-40.

Análisis de decodificadores manejadores de display TTL y CMOS

1. Decodificadores con salidas activas en bajo 7446 y 7447.


a) Funciones de los pines de control LT, RBI, BI/RBO.

b) Supresión (borrado) de los ceros a la izquierda de la parte entera y a la derecha de la


parte fraccionaria.

Supresión anterior de cero

Supresión posterior de cero


2. Decodificadores con salidas activas en alto 7448 y 7449.
a) Funciones de los pines de control LT, RBI, BI/RBO para el 7448 y BI para el 7449.
b) Supresión (borrado) de ceros para el 7448.
3. Decodificadores CMOS 14543B y 14544B que manejan diferentes tipos de displays.
a) tipos de displays que se pueden usar: LED de ánodo común o de cátodo común,
LCD, incandescente y fluorescente.
b) funciones de los pines de control LD, BI, Ph para el 14543B y LD, BI, RBI, RBO, Ph
para el 4544.
c) Supresión (borrado) de ceros para el 14544B.
Ejemplos: Analizar los que se proponen.
Tocci: 9-4.
Floyd: el propuesto en la pág. 358.
Wakerly: el propuesto en las pág. 400 y 401.
Ejercicios: Dar solución a algunos de los problemas propuestos al final del tema o del capítulo.
Tocci: preguntas de repaso (pág. 615 y 619), 9-11 a 9-13.
Floyd: revisión de la sección 6.5 problema 3, 20, problemas del capítulo 4: 59 a 62.
Wakerly: 5.39 y 5.40.

Multiplexor (MUX, selector de datos)

1. MUX de dos canales


a) Diseño de MUX de dos canales.
b) Diseño de MUX de dos canales con entrada de habilitación (E).
2. MUX de cuatro canales
a) Diseño de MUX de cuatro canales con entrada de habilitación.
3. MUX de ocho canales.
a) Diseño de MUX de ocho canales con entrada de habilitación.
4. Expansión de MUX.
5. MUX con salida tres estados.
6. MUX implementado con compuertas YES con salidas tres estados.
7. Análisis de MUX CMOS 14539B implementado con compuertas de transmisión.
8. Análisis de MUX CMOS 14529B implementado con compuertas de transmisión que
también manejan señales analógicas.

Aplicaciones de los MUX.

1. Enrutamiento de datos.
2. conversión de paralelo a serial.
3. Secuencia de las operaciones.
4. Generación de funciones lógicas.

Ejemplos: analizar los que se proponen.


Tocci: 9-9, 9-10 y figura 9-27.
Floyd: 6.14 a 6.17.
Ejercicios: Dar solución a algunos de los problemas propuestos al final del tema o del
capítulo.
Tocci: Preguntas de repaso (pág. 632 y 637), 9-27, 9-29 a 9-31 y 9-35 a 9-38.
Floyd: Problemas relacionados (pág. 370, 372, 375 y 377), revisión de la sección 6.8
(pág. 377), 6.26 a 6.28.
Wakerly: 5.55, 5.56 y 5.73.
Aritmética digital (con números binarios)

1. Suma binaria.
Ejemplos: analizar los que se proponen.
Tocci: los 3 que se proponen en el tema.
Floyd: 2.7.
Wakerly: los 4 que se proponen en el tema.
Ejercicios: Dar solución a algunos de los problemas propuestos al final del tema o del capitulo.
Tocci: Preguntas de repaso (pág. 327), 6-1.
Floyd: Problema relacionado (pág. 64), revisión de la sección 2.4: problema 1, 15.
Wakerly: 2.7.

2. Representación de números con signo.


Ejemplos: analizar los que se proponen.
Tocci: 6-1 a 6-5.
Floyd: 2.14 a 2.17.
Wakerly: los que se proponen en el tema: 6 en la pág. 61, 6 en la pág.64 y 5 en la pág.
65.
Ejercicios: Dar solución a algunos de los problemas propuestos al final del tema o del
capítulo.
Tocci: Preguntas de repaso (pág. 334), 6-2 a 6-7.
Floyd: Problemas relacionados (pág. 70 a 72), revisión de la sección 2.6: problemas 1 a 3, 19 a
26.
Wakerly: 2.11.
3. Suma en el sistema de complemento a dos.
4. Resta en el sistema de complemento a dos.
Ejemplos: analizar los que se proponen.
Tocci: los 8 que se proponen en el tema.
Floyd: los 5 que se proponen en el tema, 2.19 y 2.20.
Wakerly: los 14 que se proponen en el tema.
Ejercicios: Dar solución a algunos de los problemas propuestos al final del tema o del capítulo.
Tocci: Preguntas de repaso (pág. 335 y 338), 6-9 y 6-10.
Floyd: Problemas relacionados (pág. 77 y 78), 29 a 32.
Wakerly: 2.12.
5. Multiplicación de números binarios.
6. División binaria.
7. Suma BCD.
8. Aritmética hexadecimal.
a) Suma.
b) Resta.

Ejemplos: Analizar los que se proponen.


Tocci: 6-6 a 6-9.
Floyd: 2.29 y 2.30.
Ejercicios: Dar solución a algunos de los problemas propuestos al final del tema o del capítulo.
Tocci: Preguntas de repaso (pág. 345), 6-14 a 6-17.
Floyd: Problemas relacionados (pág. 88 y 89), revisión de la sección 2.8 problemas 5 y 6, 39 y 40.
Circuitos Aritméticos.

1. Unidad aritmética/lógica (ALU).


2. Semisumador.
3. Sumador completo.
4. Sumador binario en paralelo.
5. Propagación del acarreo.
6. Sumador en paralelo con acarreo adelantado.
7. Suma y resta (en complemento a dos) con sumador en paralelo.
8. Circuitos Integrados tipo (ALU).

También podría gustarte