Nombre:_______________________________ Código: ___________ 20 de diciembre 2022
1. Analice el siguiente circuito digital:
Se le pide:
• Encontrar la expresión booleana de Z en función de A, B, C y D (2 ptos)
• Implementar el mismo circuito en base a multiplexores de 8 a 1 (2 ptos)
• Implementar el mismo circuito en base a multiplexores de 4 a 1 (2 ptos)
• Implementar el mismo circuito en base a decodificador de 3 a 8 (2 ptos)
• Implementar el circuito en VHDL (2 ptos) entity pregunta1 is port(A,B,C,D: in bit; Z: out bit); end pregunta1;
architecture solucion of pregunta1 is
signal entrada: bit_vector(3 downto 0); begin entrada <= A&B&C&D; with entrada select Z <= '1' when "0001"|"0010"|"0100", '1' when "0111"|"1000"|"1011", '0' when others; end solucion;
2. Como implementaría un multiplexor de 4 a 1 en base a decodificadores de 3 a 8. (4 ptos)
3. En el siguiente circuito dibuje la salida X (3 ptos)
Asuma que los valores iniciales de QA y QB son ceros.
4. En el siguiente circuito, dibujar las señales Q0, Q1 y Q2. Asuma inicialmente que la salida del FF J-K son ceros por defecto (3 ptos). Duración del examen: 2 horas