Documentos de Académico
Documentos de Profesional
Documentos de Cultura
LABORATORIO Nº 1
OBJETIVO:
Estudiar las características de los transistores unipolares de efecto de campo (FET ó
TEC), tanto en su polarización como en operación en señal alterna. Identificación
de los terminales, sistema de polarización, impedancia de entrada y niveles de
señales sin distorsión.
MATERIAL Y EQUIPO:
PROCEDIMIENTO:
RDS =
RGD =
RGS=
V2 R1
12Vdc
2k
C2
D Salida
10uf
J1
G
C1 U312
Entrada
S +
10uf R4
V
o
VOFF = 0
V1 R2 10k
-
VAMPL = 50mV
FREQ = 1KHz
47uf
Figura 1
3.- Polarizar el circuito y medir los terminales del FET con respecto a tierra,
evaluando el punto de operación.
VD = VGS =
VDS = VG =
VS = ID =
RD = 1 K RS = 3.3 K
RD = 3.3 K RD = 5.6 K RD = 2 K RD = 5.6 K RD = 1 K
VD
VS
5.- Graficar las curvas de transferencia y las rectas de carga en cada caso. Trazar
las rectas de polarización y de carga indicando los puntos de operación
logrados. Evaluar por extrapolación IDss y Vpo, asi como la transconductancia
gm.
6.- Aplicar una señal Vi de 50mV, 1Khz senoidal y medir la señal Vo a fin de
determinar la ganancia del transistor.
V0
Vo = AV
Vi
AV Vo(máx.) =
C1 J1 C2
U312
10uf
0.1uf
R2
V1 R3 10k R1
VOFF = 0
VAMPL = 50mV
FREQ = 1KHz
Figura 2
SIMULACIONES
Circuito de la figura 1
V2 R1
12Vdc
2k
C2
0 D Salida
10uf
V
J1
G
C1 U312
Entrada
S
10uf R4
V1
VOFF = 0
VAMPL = 50mV
FREQ = 1KHz
0 0
7.33448V
7.33446V
7.33444V
7.33442V
V(D)
50mV
0V
SEL>>
-50mV
0s 1.2ms 1.4ms 1.6ms 1.8ms 2.0ms 2.2ms 2.4ms 2.6ms 2.8ms 3.0ms
V(ENTRADA)
Time
Retirando el condensador Cs
V2 R1
12Vdc
2k
C2
0 D Salida
10uf
V
J1
G
C1 U312
Entrada
10uf
S R4
V
V1 R2 10k
VOFF = 0
VAMPL = 50mV
FREQ = 1KHz
0 0
7.334452V
7.334448V
7.334444V
7.334440V
V(D)
50mV
0V
SEL>>
-50mV
0s 1.2ms 1.4ms 1.6ms 1.8ms 2.0ms 2.2ms 2.4ms 2.6ms 2.8ms 3.0ms
V(ENTRADA)
Time