Está en la página 1de 8

NOMBRE DE LA PRÁCTICA: simulación de multiplexor

Fecha de realización:
Asignatura: Electrónica Digital
Carrera: Ingeniería Mecatrónica
Unidad de Aprendizaje: 4
Número de práctica: 5
Objetivo: simular un multiplexor

Tipo de Lenguaje:
Lugar: Laboratorio de electrónica digital. Tiempo asignado: 2 hrs.
Nombres de los alumnos:
Equipo: Materiales:
• Multímetro y puntas. José Ángel Dajui Gonzales
• Fuente de corriente directa José Manuel Hernández Zabaleta
y puntas Brayan Antonio Antonio
• Lap top. Roberto Álvarez Silva
• Software proteus

1. Introducción:

Diseñar un multiplexor de cuatro entradas ó canales de información en los cuales, cada canal
esta compuesto de 3 bits; y diseñar también un demultiplexor ó selector de datos que reciba de
entrada un canal de 3 bits de información y tenga cuatro canales de salida de 3 bits cada uno..

2. Marco teórico

Un multiplexor o selector de datos es un circuito lógico que acepta varias entradas de


datos y permite sólo a una de ellas alcanzar la salida. El encauzamiento deseado de los
datos de entrada hacia la salida es controlada por entradas de SELECCIÓN (que
algunas veces se conocen como entradas de enrutamiento). La figura 5-1 muestra el
diagrama funcional de un multiplexor general (MUX) . En este diagrama las entradas y
salidas se trazan como flechas grandes para indicar que pueden ser una o más líneas
de señales. Existe una señal de entrada, EN, para permitir al multiplexor realizar su
función. Cuando EN = 0, todas las salidas son 0.

P-5- 1
Ilustración 1 Logigrama de un multiplexor de 2 entradas.

Ilustración 2 Multiplexor de dos entradas, sin señal de habilitación

El multiplexor actúa como un interruptor de posiciones múltiples controlado digitalmente,


donde el código digital que se aplica a las entradas de SELECCIÓN controla qué entradas de
datos serán trasladadas hacia la salida. Por ejemplo, la salida Z será igual a la entrada I 0 de
algún código de entrada de SELECCIÓN específico, y así sucesivamente. Dicho de otra
manera, un multiplexor selecciona una de N fuentes de datos de entrada y transmite los datos
seleccionados a un solo canal de salida. A esto se le llama MULTIPLEXAR.
MULTIPLEXOR BÁSICO DE DOS ENTRADAS. La figura 5-2 muestra la circuitería lógica
de un multiplexor de dos entradas, I0 e I1 y entrada de SELECCIÓN S. El nivel lógico que se
aplica a la entrada S determina qué compuerta Y se habilita de manera que su entrada de datos
atraviese la compuerta O hacia la salida Z. Observando esto desde otro punto de vista, la
expresión booleana de la salida es

Con S = 0, esta expresión se convierte en


lo cual indica que Z será idéntica a la señal de entrada I0, que puede ser un nivel lógico fijo o
bien, una señal lógica que varía con el tiempo. Con S = 1, la expresión se transforma en

lo cual muestra que la salida Z será idéntica a la señal de entrada I1.

Ilustración 3 Multiplexor de cuatro entradas

Y su símbolo es:

Ilustración 4 simbolo de compuerta

MULTIPLEXOR DE CUATRO ENTRADAS. Se puede aplicar la misma idea básica para


formar el multiplexor de cuatro entradas que se muestra en la figura 5-3. Aquí se tienen cuatro
entradas, que se transmiten en forma selectiva a la salida con base en las cuatro
combinaciones posibles de las entradas de selección S1S0. Cada entrada de datos se accede
con una diferente combinación de niveles de entrada de selección. I 0 se captura con S1S0
negadas las dos, de manera que I0 pase a través de su compuerta Y hacia la salida Z sólo
cuando S1 = 0 y S0 = 0. La tabla de la figura da las salidas de otros tres códigos de selección de
entrada.
En las familias lógicas TTL y CMOS se dispone regularmente de multiplexores de dos,
cuatro, ocho y dieciséis entradas. Estos circuitos integrados básicos pueden ser combinados
para la multiplexación de un gran número de entradas.

Diseñando el multiplexor:
Ilustración 5 Multiplexor de cuatro canales de entrada, cada uno de cuatro bits (4 x 1)

Ilustración 6 Diagrama topológico del multiplexor 4x1 (cuatro canales de entrada y uno de salida) se muestra a
continuación.

Ilustración 7 demostración de diseño


Un demultiplexor realiza la función opuesta de la de un multiplexor; por ejemplo, un
demultiplexor de n salidas de un bit tiene una entrada de datos y s entradas para seleccionar
una de las n=2s salidas de datos.

Demultiplexor con cuatro salidas:

Ilustración 8 compuerta logica

Diseñamos ahora el demultiplexor de cuatro canales de información y cuatro canales de


salida, donde cada canal de la salida tiene cuatro bits.
Ilustración 9 Diagrama topológico de un demultiplexor ó distribuidor de datos de un canal de entrada y cuatro canales
posibles de salida

Nota:Observar la conexión de los LED en este circuito y tomar en cuenta la polarización, pues
el 156 es de colector abierto.

Análisis de resultados
Observamos el funcionamiento de los multiplexores el cual es La función de un
multiplexor da lugar a diversas aplicaciones:
Selector de entradas.
Serializado: Convierte datos desde el formato paralelo al formato serie.
Transmisión multiplexada: Utilizando las mismas líneas de conexión, se transmiten
diferentes datos de distinta procedencia.
Realización de funciones lógicas: Utilizando inversores y conectando a 0 o 1 las entradas
según intereses, se consigue diseñar funciones complejas, de un modo más compacto
que con las tradicionales puertas lógicas
En el cual cuando se realizó la simulación del circuito nos dimos cuenta de su
funcionalidad esto nos ayudara en los próximos circuitos.
Después se llevó a cabo con éxito la realización del demultiplexor el cual su
funcionamiento es;
En el campo de las telecomunicaciones el demultiplexor es un dispositivo que puede
recibir a través de un medio de transmisión compartido una señal compleja multiplexada
y separar las distintas señales integrantes de la misma encaminándolas a las salidas
correspondientes.

La señal compleja puede ser tanto analógica como digital y estar multiplexada en
cualquiera de las distintas formas posibles para cada una de ellas.

.
El demultiplexor, es un circuito combinacional que aunque la función básica es la que
hemos explicado, puede utilizarse en muchos casos como decodificador y adopta
cualquiera de las funciones que un decodificador realización: El demultiplexor, es un
circuito combinacional que aunque la función básica es la que hemos explicado, puede
utilizarse en muchos casos como decodificador y adopta cualquiera de las funciones que
un decodificador realiza.

Una aplicación muy práctica de los demultiplexores utilizados como decodificadores, si lo


combinamos con una puerta NO-Y NAND, es la generación de funciones lógicas, de
modo, que si nos dan la función lógica F=S3(2,4,5,7), las salidas correspondientes a los
unos lógicos se conectarían a la puerta NO-Y. En este caso la entrada de información se
puede utilizar como entrada inhibidora si mantenemos a cero lógico, y subiéndola a uno,
cuando queremos inhibir la generación de la función

Una aplicación muy práctica de los demultiplexores utilizados como decodificadores, si lo


combinamos con una puerta NO-Y NAND, es la generación de funciones lógicas, de
modo, que si nos dan la función lógica F=S3(2,4,5,7), las salidas correspondientes a los
unos lógicos se conectarían a la puerta NO-Y. En este caso la entrada de información se
puede utilizar como entrada inhibidora si mantenemos a cero lógico, y subiéndola a uno,
cuando queremos inhibir la generación de la función.

Conclusiones: en conclusión aprendimos con llevar la realización de la simulación del


multiplexor y demultiplexor el cual el multiplexor es el que tiene muchas entradas y solo
tiene una salida el cual en la realización de su circuito lo pudimos observar y en la del
demultiplexor era que de una entrada daba muchas salidas todo esto se observó en esta
practica
Referencias.
2. Morris Mano, M. (2003). Diseño digital, 3ª. Edición. Pearson Educación, México

También podría gustarte