Está en la página 1de 17

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Universidad del Perú, Decana de América

fcfdvngbvccx

FACULTAD DE INGENIERIA ELECTRONICA Y ELECTRICA

Cuestionario Previo nº7

CURSO : CIRCUITOS DIGITALES

PROFESOR : ING. OSCAR CASIMIRO

CÓDIGO:
ALUMNO : QUINTANA HUAMALIES, JOHN 15190125

FECHA DE ENTREGA : 22 DE DICIEMBRE

2020

Cuestionario Previo nº7


1. ¿Qué es un circuito multiplexor?

Los multiplexores son circuitos combinacionales con varias entradas y una única
salida de datos. Están dotados de entradas de control capaces de seleccionar una, y
solo una, de las entradas de datos para permitir su transmisión desde la entrada
seleccionada hacia dicha salida.

Estos circuitos combinacionales poseen 2n líneas de entrada de datos, una línea de


salida y n entradas de selección. Las entradas de selección indican cuál de estas
líneas de entrada de datos es la que proporciona el valor a la línea de salida. Cada
combinación de las entradas de selección corresponde a una entrada de datos, y la
salida final del multiplexor corresponderá al valor de dicha entrada seleccionada.
Para identificar la entrada de selección más significativa, por convenio esta siempre
es la que está más arriba (de mostrarse de forma vertical) o más a la izquierda (en
horizontal), independientemente de su etiqueta identificatoria, a no ser que se
especifique lo contrario.

También se pueden construir multiplexores con mayor número de entradas


utilizando multiplexores de menos entradas, utilizando la composición de
multiplexores.

En electrónica digital, es usado para el control de un flujo de información que


equivale a un conmutador. En su forma más básica se compone de dos entradas de
datos (A y B), una salida de datos y una entrada de control. Cuando la
entrada de control se pone a 0 lógico, la señal de datos A es conectada a la salida;
cuando la entrada de control se pone a 1 lógico, la señal de datos B es la que se
conecta a la salida.

El multiplexor es una aplicación particular de los decodificadores, tal que existe una
entrada de habilitación (EN) por cada puerta AND y al final se hace un OR entre
todas las salidas de las puertas AND.

La función de un multiplexor da lugar a diversas aplicaciones:

 Selector de entradas.
 Serializador: Convierte datos desde el formato paralelo al formato serie.
 Transmisión multiplexada: Utilizando las mismas líneas de conexión, se
transmiten diferentes datos de distinta procedencia.
 Realización de funciones lógicas: Utilizando inversores y conectando a 0 o 1
las entradas según intereses, se consigue diseñar funciones complejas, de un
modo más compacto que con las tradicionales puertas lógicas.
Esquema de un multiplexor 2 a 1. Puede ser
comparado a un conmutador controlado.

2. Cuál es la relación entre las líneas de entrada y las líneas de


selección? Por qué un multiplexor es llamado también un selector
de datos?

Hemos visto cómo a un multiplexor le llegan números por distintas entradas y según
el número que le llegue por la entrada de selección, lo manda por la salida o no.
¡¡Números!!
Recordemos que los circuitos digitales sólo trabajan con números.
Pero estos números, vimos que siempre vendrán expresados en binario y por tanto
se podrán expresar mediante bits. ¿Cuantos bits? Depende de lo grande que sean los
números con los que se quiere trabajar.
En el interior de los microprocesadores es muy normal encontrar multiplexores de 8
bits, que tienen varias entradas de datos de 8 bits. Pero se puede trabajar con
multiplexores que tengan 4 bits por cada entrada, o incluso 2, o incluso 1bit. En la
figura 5.4 se muestran dos multiplexores que tienen 4 entradas de datos. Por ello la
entrada de selección tiene dos bits (para poder seleccionar entre los cuatro canales
posibles). Sin embargo, en uno las entradas de datos son de 2 bits y en el otro de 1
bit.

Mirando el número de salidas, podemos conocer el tamaño de los canales de


entrada.
Así en los dos multiplexores de la figura 5.4, vemos que el de la izquierda tiene 2
bits de salida, por tanto sus canales de entrada son de 2 bits. El de la derecha tiene 1
bit de salida, por tanto los canales de 1 bit.
Los multiplexores en lo que principalmente nos centraremos son los que tienen
canales de 1 bit. A partir de ellos podremos construir multiplexores mayores, bien
con un mayor número de canales de entrada o bien con un mayor número de bits por
cada canal.

3. Qué es un demultiplexor?. Explique

Los demultiplexores son el circuito inverso al multiplexor. Sirven para dirigir


la información digital procedente de diversas fuentes a una única línea para ser
transmitida a través de dicha línea a un destino común, es decir, que puede servir
para comunicarnos vía serie.

Los demultiplexores o demux son circuitos combinacionales que hacen la función


contraria al multiplexor, es decir, pasa de una entrada a 8 salidas dependiendo del
selector. Siempre tiene una entrada de datos, unas entradas de selección E y unas
salidas S. Donde se cumple que S=2 E.

Hay diferentes tipos de demultiplexores de 2, 4, 8,... salidas, hemos de tener en


cuenta que se tratan de salidas no entradas como en el multiplexor.
Otro tipo de demultiplexor es el convertidor serie-paralelo, que podría ser
cualquiera de los dichos anteriormente, ya que su principal función es pasar los
datos que les llegan a través de un solo cable a varias salidas, dependiendo de los
selectores. Un ejemplo sería conectar un codificador donde le llegan 4 datos, con
dos salidas (S0 y S1) que conectadas en serie con un demultiplexor en las entradas
de selección (E0 y El) y una entrada de datos (una palabra de 4 bits D0,D1, D2, D3
uno cada vez), saldrían los mismos datos pero en las distintas salidas del
demultiplexor.

Demultiplexor de dos salidas

La selección de E determina el camino que toma el dato que hay en D.


Podemos observar que en las salidas (S1 y S0), si E toma el valor 0 o 1
independientemente de lo que haya en D, saldrá en la salida seleccionada, es decir,
si tenemos un 0 en D cuando E=0 en S0 saldrá un 0, mientras que en la otra
salida no seleccionada se podrá observar un 0. Observando la tabla vemos:

Demultiplexor de cuatro salidas

Un demultiplexor de cuatro salidas tiene dos selectores y como todos los


demultiplexores una sola entrada. La tabla de la verdad sólo tendría valor la salida
que marca el selector en cada momento, mientras que las otras están a cero.

4. Cuál es el procedimiento para implementar funciones lógicas con


multiplexores?. .

Un multiplexor posee 2n líneas de entrada de datos, una única línea de salida y n


entradas de selección. Las entradas de selección indican cuál de las líneas de entrada
de datos es la que proporciona el valor a la línea de salida. Cada combinación de las
entradas de selección corresponde a una entrada de datos, y la salida final del
multiplexor corresponderá al valor de dicha entrada seleccionada.

La siguiente figura demuestra el diagrama junto con la tabla de verdad de un


multiplexor:
Cuando se utilizan multiplexores para implementar funciones lógicas, las líneas de
selección tienen la capacidad de "eliminar variables" de la ecuación. Para entender
este comportamiento, veamos directamente un ejemplo.

Se desea diseñar un circuito para implementar la siguiente función lógica:

La cual corresponde con el siguiente mapa de Karnaugh:


Si se quisiera implementar utilizando compuertas NAND empleando lógica mixta,
el circuito resultante sería el siguiente:

5. Verificar experimentalmente el funcionamiento del demultiplexor


74LS139 mostrado:
Éste es un decodificador de salida en bajo de 2 a 4, se selecciona el número de
salida en la entrada en binario, y este sale como un “0” lógico en la salida, las
demás salidas se ponen a “1” lógico.
6. Verificar el funcionamiento del multiplexor CI 74LS153

Este es un multiplexor que contiene dos multiplexores de 4 a 1 incluidos en él. Las


entradas de control son A y B las cuales determinan qué señal es la que pasará a las
salidas 1Y y 2Y.
7. Verificar el funcionamiento del demultiplexor CI 74LS155.

Éste integrado es un deco y un demux a la vez., los bits de control son Ay B y


seleccionan qué salida estará activa en bajo (0, 1, 2 o 3), y los bit de entrada de los
decos son los que seleccionan si la salida será 0 o 1, como son entradas activas en
bajo, si ambos bits están en “0”, en la salida seleccionada por los bits de control
aparecerá un “0” como salida. En caso del 1C, como entrada, se deberá poner a 1
para obtener un “0” en la salida.
8. Implementar experimentalmente el multiplexor de display
mostrado. Explique el funcionamiento de este circuito.

El display de la derecha debe mostrar el dígito a


El display de la izquierda debe mostrar el dígito b

Con este circuito se verifica el significado de la multiplexación de un canal


de datos. Se necesitan utilizar cuatro multiplexores 2 a 1 como los que implementa
el 74LS157. También debe proveer una señal de reloj de 0 a 5 V ( 30Hz) que
introduciremos por la entrada de selección de datos G. Se debe habilitar los
integrados de forma conveniente:
- Indicar a que frecuencia los displays no muestran ningún tipo de parpadeo
(frecuencia nominal de trabajo) : aproximadamente a 147 HZ
- Indicar el rango de frecuencia máximo y mínimo de funcionamiento :
0.04Hz-147Hz
- Comprobar su funcionamiento adecuado para varias combinaciones de números en
BCD.
Ejm:
a3a2a1a0 = 0100 b3b2b1b0 = 0010

Entre otras posibles combinaciones.


9. Implementar, utilizando multiplexadores, la siguiente función
lógica

Y(A,B,C,D) = A B C + A /B C D + /A B /C D

Hallar la tabla de verdad, donde


A= MSB (bit mas significativo) D= LSB (bit menos significativo)
¿ Que MUX comercial utilizaría? (Puede utilizar el mux 74LS151 u
otros.)

Sol.:

Y(A, B, C, D) = A B C + A /B C D + /A B /C D

Analizando la función Y:

Y(A, B, C, D) = A B C (/D + D) + A /B C D + /A B /C D
Y(A, B, C, D) = A B C /D + A B C D + A /B C D + /A B /C D

Hallar la tabla de verdad, donde A= MSB (bit más significativo) D= LSB (bit
menos significativo)

Y X =Ý
A B C D
(Salida activa en nivel alto) (Salida activa en nivel bajo)
0 0 0 0 0 1
0 0 0 1 0 1
0 0 1 0 0 1
0 0 1 1 0 1
0 1 0 0 0 1
0 1 0 1 1 0
0 1 1 0 0 1
0 1 1 1 0 1
1 0 0 0 0 1
1 0 0 1 0 1
1 0 1 0 0 1
1 0 1 1 1 0
1 1 0 0 0 1
1 1 0 1 0 1
1 1 1 0 1 0
1 1 1 1 1 0
¿Qué MUX comercial utilizaría?

En este caso utilizaremos el Multiplexor 74LS150 que involucra 4 entradas selectoras (D,
C, B Y A) para datos de 16 entradas. En el caso de la simulación, D (MSB) Y A (LSB).
Además la salida Y es activa en nivel bajo.

CIRCUITO ORIGINAL
CIRCUITO PARA LA SIMULACIÓN:

Salida activa a nivel alto: Y(D, C, B, A) = D C B /A + D C B A + D /C B A + /D C /B A


Salida activa a nivel bajo:
X =Y ( D , C´ , B , A)=( DC´B / A) .( D C´B A) .( D/C´ B A).( ¿ D C´ /B A )

Cuando D=1, C=1, B=1 Y A=1 -> X=0


10.Dada la función de 4 variables:

F(A,B,C,D) = A B + A C( /D) + BC + C D.

Se pide:
Diseñar la función utilizando el decodificador 4 a 16 con salidas
activas en bajo (74LS154)
a) Añadir en cada caso las puertas lógicas adicionales mínimas que
se consideren necesarias.
b) Diseñar la función utilizando un multiplexor comercial y puertas
lógicas adicionales.

Veamos de a) y b):
Utilizando el decodificador de 4 a 16:

En la imagen vemos el circuito implementado como nos lo han pedido.


Se adjunta la simulación de este circuito con el informe.
Veamos lo que nos piden en c):
Utilizaremos multiplexores de 4 a 1:

Este circuito con multiplexores cumple con los requisitos de la función.


Asimismo, se adjunta la simulación de este circuito con el informe.

También podría gustarte