Está en la página 1de 8

REPÚBLICA BOLIVARIANA DE VENEZUELA

MINISTERIO DEL PODER POPULAR PARA LA EDUCACIÓN UNIVERSITARIA


UNIVERSIDAD POLITÉCNICA TERRITORIAL DEL ESTADO ARAGUA
“DR. FEDERICO BRITO FIGUEROA”.
LA VICTORIA, ESTADO ARAGUA
PROGRAMA NACIONAL DE FORMACIÓN EN ELECTRÓNICA
TRAYECTO II SECCIÓN 1

Prelaboratorio
Multiplicador 3x4 bits

Docente: Autores:

Ing. Yenny Lugo Uribe Manuel


Delgado Anderson

La Victoria, Mayo del 2016


Introducción

Las operaciones aritméticas se presentan con tal frecuencia que se han desarrollado un
número de circuitos integrados especiales para llevarlas a cabo. El 74LS83 es un buen
exponente de esta clase de dispositivos, siendo, en esencia, un sumador hexadecimal de 4
bits, Por lo tanto, acepta como entradas dos números de 4 bits de cada uno, A y B, y un bit
de acarreo previo, CO. Los 4 bits correspondientes al número A se conectan a las entradas
A1, A2, A3 y A4. Las cuatro entradas del dato B se conecta de manera similar. El sumador
genera como resultado un número de 4 bits correspondientes a la suma de los dos datos, A
y B, además de un bit de acarreo, C4.
Multiplicador 3x4 bits

Multiplicador

Un decodificador o descodificador es un circuito combinacional, cuya función es inversa a


la del codificador, esto es, convierte un código binario de entrada (natural, BCD, etc.) de N
bits de entrada y M líneas de salida (N puede ser cualquier entero y M es un entero menor o
igual a 2N), tales que cada línea de salida será activada para una sola de las combinaciones
posibles de entrada. (Wikipedia, 2013)

Código Binario

El código exceso-3 está relacionado con el código BCD y usado a veces en lugar de él
porque posee ventajas en ciertas operaciones aritméticas. El código exceso-3 para un
número decimal se ejecuta de la misma manera que en BCD excepto que se añade 3 a cada
dígito decimal antes de codificarlo en binario. (Unicrom, 2010)

Decodificador/Demultiplexor TTL 74138

Es un circuito integrado que tiene la función de decodificador / demultiplexor binario de


3 bits (1:8). Con las tres entradas que posee el circuito se pueden realizar 8 combinaciones
diferentes, de 000 a 111, activando una de las salidas Yn. Dichas salidas son del tipo Totem
pole.

La relación de pines de este integrado es la siguiente:

A3-A0 y B3-B0 son los dos números a sumar. Siendo A3 y B3 los bits más

significativos, mientras que A0 y B0 son los menos significativos.

C0 es el acarreo de entrada.

S3-S0 son las salidas del circuito.

C4 es el acarreo de salida.

En conjunto, C4:S3:S2:S1:S0 forman el resultado de la operación.


(Electrónica Teórica y Práctica, 2013)

Configuración de pines del 7483

Fig 1. Diagrama lógico del TTL 7483


Fuente: National, Semiconductor (1995)

Fig 2. Disposición de pines en el TTL 7483


Fuente: National, Semiconductor (1995)

Tabla 1
Tabla de verdad del 7483

Fuente: National, Semiconductor (1995)

Tabla 2
Datasheet IC 7483
Fuente: National, Semiconductor (1995)

Diseño Multiplicador 3x4

En orden para realizar el diseño, se toma en cuenta la operación de multiplicación de 3x4,


tomando la parte numérica como literales para su fácil manejo. De tal manera que:

A1 A1 A2 A3
x B1 B2 B3 B4

B4A1 B4A2 B4A3


B3A1 B3A2 B3A3
B2A1 B2A2 B2A3
B1A1 B2A2 B1A3
Para implementar los productos, se utilizan compuertas AND. Teniendo en consideración el
hecho de que, posterior a multiplicar, se realizan sumas término a término, se utilizan 3
sumadores integrados de 4 bits (7483) conectados en cascada.

Simulación del diseño en software de simulación

Se destaca que las salidas del IC 74138 están activadas en estados altos por defecto y la
selección se activa con estados bajos. Dicho esto, para relacionar las salidas entre sí, se
emplean puertas NAND, que realizan la multiplicación de los bits de entrada involucrados y
niegan el resultado. En esta aplicación lo que interesa es mantener los estados de salida de
las puertas NAND, así que para relacionar dos entre sí se utilizan puertas OR.

Lo anterior aplica para las salidas SA, SB y SC, no siendo el caso de SD, puesto que
presenta 5 casos que deben estar en alto. Las puertas utilizadas tienen dos entradas, por
tanto se considera utilizar una puerta XNOR a la salida del bit restante. De forma tal que, si
entran dos estados altos a dicha XNOR, en la salida se obtendrá un alto (Fig 7), mientras que
en los casos en que los bits de entrada son distintos, habrá un estado bajo (Fig 5 y Fig 6)

En orden para realizar la simulación del circuito, se emplearon 2 IC 74138, 7 puertas


NAND, 3 puertas OR, 1 puerta XOR y 1 puerta NOT.

Fig 4. Caso en que n=3, se activa Y3


Fig 5. Caso en que n=5, se activa Y5

Fig 6. Caso en que n=7, se activa Y7

Fig 7. Caso en que n=10, se activa Y10


Referencias

Wikipedia (2013). Decodificador. En línea: https://es.wikipedia.org/wiki/Decodificador

Wikipedia (2012). Decimal codificado en binario. En línea:


https://es.wikipedia.org/wiki/Decimal_codificado_en_binario

Unicrom (2010). Código BCD Aiken – Código BCD Exceso 3. En línea:


http://unicrom.com/codigo-bcd-aiken-codigo-bcd-exceso-3/

National, Semiconductor (1995). DM74138 3-Line to 8-Line Decoders/Demultiplexers. En


línea: http://pdf.datasheetcatalog.com/datasheets/120/236595_DS.pdf

Electrónica Teórica y Práctica (2013). Circuito 74138 TTL. En línea: http://electronica-


teoriaypractica.com/circuito-74138-ttl/

También podría gustarte