Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Prelaboratorio
Multiplicador 3x4 bits
Docente: Autores:
Las operaciones aritméticas se presentan con tal frecuencia que se han desarrollado un
número de circuitos integrados especiales para llevarlas a cabo. El 74LS83 es un buen
exponente de esta clase de dispositivos, siendo, en esencia, un sumador hexadecimal de 4
bits, Por lo tanto, acepta como entradas dos números de 4 bits de cada uno, A y B, y un bit
de acarreo previo, CO. Los 4 bits correspondientes al número A se conectan a las entradas
A1, A2, A3 y A4. Las cuatro entradas del dato B se conecta de manera similar. El sumador
genera como resultado un número de 4 bits correspondientes a la suma de los dos datos, A
y B, además de un bit de acarreo, C4.
Multiplicador 3x4 bits
Multiplicador
Código Binario
El código exceso-3 está relacionado con el código BCD y usado a veces en lugar de él
porque posee ventajas en ciertas operaciones aritméticas. El código exceso-3 para un
número decimal se ejecuta de la misma manera que en BCD excepto que se añade 3 a cada
dígito decimal antes de codificarlo en binario. (Unicrom, 2010)
A3-A0 y B3-B0 son los dos números a sumar. Siendo A3 y B3 los bits más
C0 es el acarreo de entrada.
C4 es el acarreo de salida.
Tabla 1
Tabla de verdad del 7483
Tabla 2
Datasheet IC 7483
Fuente: National, Semiconductor (1995)
A1 A1 A2 A3
x B1 B2 B3 B4
Se destaca que las salidas del IC 74138 están activadas en estados altos por defecto y la
selección se activa con estados bajos. Dicho esto, para relacionar las salidas entre sí, se
emplean puertas NAND, que realizan la multiplicación de los bits de entrada involucrados y
niegan el resultado. En esta aplicación lo que interesa es mantener los estados de salida de
las puertas NAND, así que para relacionar dos entre sí se utilizan puertas OR.
Lo anterior aplica para las salidas SA, SB y SC, no siendo el caso de SD, puesto que
presenta 5 casos que deben estar en alto. Las puertas utilizadas tienen dos entradas, por
tanto se considera utilizar una puerta XNOR a la salida del bit restante. De forma tal que, si
entran dos estados altos a dicha XNOR, en la salida se obtendrá un alto (Fig 7), mientras que
en los casos en que los bits de entrada son distintos, habrá un estado bajo (Fig 5 y Fig 6)