Está en la página 1de 7

Tarea 4 - Análisis de aplicaciones con circuitos combinacionales y secuenciales

Electrónica Digital

Presentado por: Jorge Ruiz Otálora.

Grupo: 243004_13

Código: 1.019.068.717.

Presentado a: Sandra Milena Lagos.

Universidad Nacional ABIERTA y a Distancia UNAD.

Bogotá D.C.

Noviembre 24 del 2019.


INTRODUCCIÓN

En este documento usted encontrara el análisis de aplicaciones de circuitos

combinacionales y secuenciales, donde encontrara el diseño de un circuito VHDL de un

cronometro e cuenta regresiva, donde el conteo inicial es a partir de la edad del estudiante, para

mi caso es de 27 años hasta cero, por lo que se implementa un reset a la edad del estudiante y

otro implementa la salida a cero, donde el cronometro tiene un pulsador de inicio y finalización

del conteo, un segundo contador de reinicio que llevara el conteo a mi edad de 27 años.

OBJETIVOS

 Apropiar los conceptos relacionados con el diseño de circuitos combinacionales +

secuenciales, para el desarrollo de los trabajos colaborativos.

 hacer aportes de VHDL de todos los ejercicios, donde se evidencie la implementación en

VHDL circuitos combinacionales y secuenciales.

 Presentar informe grupal, en base a los lineamientos del anexo 0.


Actividades a desarrollar

Diseñar un cronómetro de cuenta regresiva. El valor inicial del contero será


la edad del estudiante. Por ejemplo, si el estudiante tiene 32 años, el
cronómetro deberá contar desde de 32 hasta 0 (32,31, 30, … 2,1,0).
Se debe tener en cuenta que el reset (R*) del Registro_conteo debe reiniciar
el conteo a su valor inicial, es decir, la edad del estudiante. Los otros reset
deben poner la salida a cero.
El funcionamiento del cronómetro es el siguiente:
 El cronómetro tendrá un pulsador inicio que permitirá iniciar y
detener el conteo.
 El cronómetro también tendrá un pulsador reinicio que llevará el
cronómetro a su conteo inicial, es decir, la edad del estudiante y
detener
 Se debe hacer la implementación en VHDL del circuito propuesto.
 Adicionalmente se debe simular para comprobar que efectivamente el
circuito funciona como se ha descrito.
CONCLUSIONES

Es de gran importancia el diseño de memoria en VHD, las cuales permite almacenar bits

de información, la cual se caracteriza por tener un dato de entrada y salida, para lo cual

establecimos el dato que almacena nuestra edad, el cual va ser modificado en cada proceso, según

lo dispuesto en la planeación mediante el diseño de bloques, ofreciendo así un nuevo valor de

salida en cada proceso. (Jorge Ruiz)


REFERENCIAS BIBLIOGRÁFICAS

 Chu, P. P. (2006). RTL Hardware Design Using VHDL: Coding for Efficiency,
Portability, and Scalability. Hoboken, N.J.: Wiley-IEEE Press. Recuperado de:
http://bibliotecavirtual.unad.edu.co:2051/login.aspx?
direct=true&db=e000xww&AN=158127&lang=es&site=ehost-live
 Fajardo, C. (2016, Diciembre 17), Divisores de Frecuencia. [Archivo de video].
Recuperado de http://hdl.handle.net/10596/9855
 Flórez, F. H. A. (2010). Diseño lógico: fundamentos de electrónica digital. (Capítulos 5,6
pp. 109-145). Recuperado de
http://bibliotecavirtual.unad.edu.co:2460/lib/unadsp/detail.action?docID=3199073

También podría gustarte