Está en la página 1de 16

Tarea 2

Circuitos combinacionales.

Tutora:

SANDRA MILENA GARCIA

Estudiantes:

FREDY ALBERTO MARTINEZ NIEVES

Grupo: 243004A_38

Universidad nacional abierta y a distancia - UNAD

Escuela de ciencias básicas tecnología e ingeniería

Electrónica Digital

Medellín
Introducción.
En el presente trabajo se evidencian ejercicios prácticos que dan a entender el

funcionamiento de circuitos combinacionales como lo son los multiplexores, codificadores,

decodificadores, sumadores y restadores.


Objetivos.
Actividad.

1. Describa en VDHL tres multiplexores utilizando la sentencia with-select. Los tres

multiplexores deben tener un tamaño diferente (2 a 1, 8 a 1, etc.) y cada entrada un número

de bits diferente.

a. Una impresión de pantalla de la descripción en VHDL (Ver la advertencia al final de la

guía, con respecto a las impresiones de pantallas válidos)

 Multiplexor 4_1 (4 bits).


 Multiplexor 8_1 (8 bits)
 Multiplexor 2_1 (3 bits)

b. Una impresión de pantalla del resultado (diagrama) de la simulación, en el cual se debe

evidenciar el correcto funcionamiento del diseño. NO se debe incluir el código VHDL de la

simulación.

 Multiplexor 4_1 (4 bits).


 Multiplexor 8_1 (8 bits)

 Multiplexor 2_1 (3 bits)


2. Describa en VDHL un decodificador de 3 entradas utilizando la sentencia with-select.

El diseño debe contener:

a. Una impresión de pantalla de la descripción en VHDL.


b. Una impresión de pantalla de la simulación, en el cual se debe evidenciar el correcto

funcionamiento del diseño.

3. Describa en VDHL un codificador de 4 entradas, sin prioridad, utilizando la

sentencia with-select.

El diseño debe contener:


a. Una impresión de pantalla de la descripción en VHDL.

b. Una impresión de pantalla de la simulación, en el cual se debe evidenciar el correcto

funcionamiento del diseño. Describa en VDHL un codificador de 4 entradas, sin prioridad,

utilizando la sentencia with-select.


4. Describa en VDHL el circuito que se muestra en la siguiente figura:

a. Utilizando la sentencia with-select.

 Un pantallazo de la descripción en VHDL.


 Un pantallazo de la simulación, en el cual se debe evidenciar el correcto

funcionamiento del diseño.

b. Utilizando la sentencia when-else.

El diseño debe contener:

 Un pantallazo de la descripción en VHDL.


 Un pantallazo de la simulación, en el cual se debe evidenciar el correcto

funcionamiento del diseño.


5. Describa en VDHL el circuito que se muestra en la siguiente figura, utilizando la

sentencia when-else.

El diseño debe contener:

A. Una impresión de pantalla de la descripción en VHDL.


B. Una impresión de pantalla de la simulación, en el cual se debe evidenciar el correcto

funcionamiento del diseño.


Introducción.

 Un decodificador es un circuito combinacional cuya característica fundamental es

que, para cada combinación en las entradas, solo una de las salidas tiene un nivel

lógico diferente a las demás. Reciben de entradas y produce salidas.

 Un codificador es un circuito combinacional cuya funcionalidad es la de presentar

en la salida el código binario correspondiente a la entrada activada. Tiene entradas y

N salidas.

 Los multiplexores son circuitos combinacionales con varias entradas y una única

salida de datos.

 En el campo de la electrónica el multiplexor se utiliza como dispositivo que puede

recibir varias entradas y transmitirlas por un medio de transmisión compartido. Para

ello lo que hace es dividir el medio de transmisión en múltiples canales, para que

varios nodos puedan comunicarse al mismo tiempo.

También podría gustarte