Está en la página 1de 9

Universidad De Santiago De Chile

Facultad de Ingeniera
Departamento de Ingeniera Elctrica



Viernes 6 de Enero de 2012

Laboratorio de Sistemas Lgicos y Computadores

PRE-INFORME
EXPERIENCIA 3

Multiplexer, Demultiplexer,
Codificadores y Decodificadores



Autor:

Oscar Mendoza Astorga
Estudiante de Ingeniera de Ejecucin Elctrica

Contacto va e- mail:
oscar.mendoza@usach.cl

Multiplexer, Demultiplexer, Codificadores y Decodificadores
Objetivos
Implementar y comprobar el funcionamiento de circuitos integrados
multiplexores y de-multiplexores.
Disear, implementar y comprobar el funcionamiento de circuitos
combinacionales de mediana complejidad, tales como Codificadores y
Decodificadores.

El alumno deber realizar un pre-informe con las instrucciones indicadas a
continuacin.

1. Multiplexores y Demultiplexores

Responda las siguientes preguntas y a continuacin disee los circuitos
relacionados con multiplexores y de-multiplexores.

1.1 Qu se entiende por multiplexor y de-multiplexor?

-Un multiplexer o multiplexor es un circuito combinacional que permite conectar
una de varias lneas de entradas(CANALES DE DATOS) hacia una nica salida
mediante lneas de control. Puede considerarse como un selector de datos.
-Un demultiplexer o demultiplexor es un circuito combinacional que permite
conectar una entrada de datos nica a varias lneas de salida mediante lneas de
control.

1.2 Cul es la diferencia entre un multiplexor y de-multiplexor?

Los multiplexores nos sirven para meter varios datos, y sacar solo uno, los
demultiplexores bsicamente son lo contrario de un multiplexor, ya que nos
direccionan un solo dato entrante en varias salidas.

1.3 Qu aplicaciones posee comnmente un multiplexor y un de-multiplexor?

Multiplexores y Demultiplexores son usados en sistemas telefnicos, en sistemas
computacionales, en sistemas de adquisicin de datos, etc.

Conectando en serie un multiplexor con un demultiplexor, si las lneas de control
estn sincronizadas y cambian de estado a la misma frecuencia, el resultado es
equivalente a si hubiramos conectados directamente los canales separadamente.
La diferencia y ventaja est en que se ha usado solo una lnea para la
comunicacin a distancia y no 4.
Si el nmero de canales es grande, por ejemplo 256, el ahorro en conductores
puede ser importante.
1.4 Desarrolle un circuito combinacional que cumpla con las siguientes
condiciones de operacin:

i. El circuito debe recibir en su entradas nmeros codificados segn
cdigo binario, desde el 0 (0000) hasta el 15 (1111).
ii. A continuacin, la seal en paralelo compuesta por los nmeros en
cdigo binario, debe ser multiplexada y reenviada mediante una
seal en serie.
iii. En seguida, la seal en serie debe ser de-multiplexada y debe volver
a su forma original (paralela).
iv. En cada etapa del circuito, se deben agregar leds para visualizar la
codificacin binaria.

Diagrama Lgico a implementar


En la figura siguiente, se muestra la conexin de un circuito multiplexer
con un circuito demultiplexer, distantes uno de otro, pero conectados a
travs de una lnea.

CH2
CH1
CH0
CH3
SALIDAS
LINEAS DE
CONTROL
A B
ENTRADA
SALIDA
LINEAS DE
CONTROL
CH0
CH1
CH2
CH3
A B
CANALES DE
DATOS
...




2. Circuito Integrado decodificador de BDC a 7 segmentos

Complete la siguiente tabla con respecto al Circuito Integrado decodificador de
BCD a 7 segmentos con la ayuda de la Data sheet que el alumno debe buscar,
adems de disear un circuito para implementar dicho decodificador con un
display de 7 segmentos y contestar las siguientes preguntas.

2.1 Qu funciones cumplen los pines de control del decodificador BCD a 7
segmentos?

Los pines de control (o switches) del decodificador BCD a 7 segmentos
cumplen la funcin de asignar el valor en binario binario de 4 bits (BCD) al
circuito.

2.2 Cuntas son las posibles salidas que pueden ser visualizadas en un
display de 7 segmentos considerando solo las lebles?

La cantidad de salidas lebles que pueden ser visualizadas en el display de 7
segmentos considerando los efectos del decodificador BCD son 10 en total,
es decir desde BCD 0000 a BCD 1001 (0 a 9 decimal).

2.3 Cuntas son las posibles salidas que pueden ser visualizadas en un
display de 7 segmentos?

Para efectos del decodificador BCD, la cantidad total de posibles salidas que
pueden ser visualizadas son 16 (0 a 15 decimal). Las entradas BCD
invlidas (decimal 10, 11, 12, 13, 14 y 15) no son nmeros BCD; sin
embargo, generan una nica salida. Para la lnea decimal 10, entradas
1010, la columna de salida indica que se activan la salida d, e, y g.
Formando una pequea c.









Diagrama Lgico a implementar con un display de 7 segmentos






3. Codificador Decimal a BCD y Decodificador BCD a Decimal

Complete la siguiente tabla con respecto al circuito integrado Codificador decimal
a BCD y Decodificador BCD a Decimal con la ayuda de las Data sheet que el
alumno debe buscar, adems de disear un circuito para implementar dicho
codificador y decodificador incorporando la etapa de visualizacin del punto 3 en la
parte intermedia (BCD), adems conteste las siguientes preguntas.

3.1 Qu se entiende por Codificador y Decodificador?

-Un codificador es un circuito combinacional que entrega en su salida, el cdigo
correspondiente a la informacin presente en su entrada.

-Un decodificador es un circuito combinacional que detecta la presencia de un
cdigo en su entrada y lo identifica en la salida.
3.2 Cul es la diferencia entre un Codificador y Decodificador?

Codificacin es el proceso de convertir datos a un determinado lenguaje (por
ejemplo nmeros), para ello tiene que haberse inventado un lenguaje
estandarizado.
Decodificain es el proceso mediante el cual vamos a convertir un mensaje
en codigo a un mensaje normal mediante la utilizacin de equivalente.

En consecuencia, el decodificador realiza el proceso inverso de un
codificador.

3.3 Qu es el cdigo BCD y que caractersticas importantes posee?

Es un estndar para representar nmeros decimales en el sistema binario, en
donde cada dgito decimal es codificado con una secuencia de 4 bits.

3.4 Desarrolle un circuito que cumpla con las siguientes condiciones de
operacin:

i. El circuito debe recibir en su entrada nmeros codificados segn
cdigo decimal, desde el 0 hasta el 9.
ii. A continuacin, la seal en paralelo debe pasar por un codificador
decimal a BCD.
iii. Enseguida, la seal en BCD debe ser visualizada por el decodificador
utilizado en el punto 3.
iv. Finalmente el dato en BCD debe ser convertido en formato binario
decimal con el decodificador correspondiente y visualizado su
valor de salida mediante leds.




Diagrama Lgico a implementar incorporando un display de 7 segmentos y su
decodificador




Codificador Decimal - BCD





Decodificador BCD - Decimal



4. Implementacin de Codificadores y Decodificadores

Complete la siguiente tabla con respecto al circuito integrado codificador decimal a
BCD y decodificador BCD a Decimal con la ayuda de las Data sheet que el
alumno debe buscar, adems de disear un circuito para implementar dicho
codificador y decodificador incorporando la etapa de visualizacin del punto 3 en la
parte intermedia (BCD), adems conteste las siguientes preguntas.

4.1 Qu es el cdigo Gray y que caractersticas posee?

El cdigo Gray, es un sistema de numeracin binario en el que dos valores
sucesivos difieren solamente en uno de sus dgitos.

Fue diseado originalmente para prevenir seales espurias de los switches
electromecnicos. Actualmente es usado para facilitar la correccin de
errores en los sistemas de comunicaciones, tales como algunos sistemas
de televisin por cable y la televisin digital terrestre.

4.2 Desarrolle un circuito que cumpla con las siguientes condiciones de
operacin:

i. El circuito debe recibir en su entrada, nmeros codificados segn
cdigo GRAY.
ii. El circuito debe ser capaz de traducir dichos nmeros a cdigo BCD
normal.
iii. Se debe disponer de una etapa de visualizacin de dichos nmeros,
implementada mediante display y circuitera adicional necesaria,
desarrollada en el punto 3.

Diagrama Lgico a implementar incorporando un display de 7 segmentos y su
decodificador

Tabla de verdad Codigo Gray (A,B,C,D) Codigo BCD (S3,S2,S1,S0)

A B C D S
3
S
2
S
1
S
0
A B C D S
3
S
2
S
1
S
0
0 0 0 0 0 0 0 0 1 1 0 0 1 0 0 0
0 0 0 1 0 0 0 1 1 1 0 1 1 0 0 1
0 0 1 1 0 0 1 0 1 1 1 1 1 0 1 0
0 0 1 0 0 0 1 1 1 1 1 0 1 0 1 1
0 1 1 0 0 1 0 0 1 0 1 0 1 1 0 0
0 1 1 1 0 1 0 1 1 0 1 1 1 1 0 1
0 1 0 1 0 1 1 0 1 0 0 1 1 1 1 0
0 1 0 0 0 1 1 1 1 0 0 0 1 1 1 1

El desarrollo del circuito se muestra a continuacin