Está en la página 1de 10

UNIVERSIDAD NACIONAL DE INGENIERÍA

FACULTAD DE INGENIERÍA MECANICA


ESPECIALIDAD DE INGENIERÍA MECATRÓNICA

ANÁLISIS Y DISEÑO DE CIRCUITOS DIGITALES


(MT127-A)
INFORME DEL LABORATORIO N°4
(contador síncrono del 0 al 9)

Docente: Manuel Ronald Gómez Casasola


Estudiante: Vilcamiche Fernández Luis Ángel Código UNI:20212545E

2023-II
ÍNDICE
Materiales ..................................................................................................................................... 3
Marco teórico ................................................................................................................................ 4
Flip flops jk................................................................................................................................. 4
Timer 555 .................................................................................................................................. 4
Diagrama de conexión para el modo astable ........................................................................ 5
Expresiones matemáticas referentes a t1, t2, periodo y frecuencia ..................................... 6
Desarrollo teórico .......................................................................................................................... 6
TABLA PARA JD........................................................................................................................... 6
TABLA PARA KD .......................................................................................................................... 7
TABLA PARA JC ........................................................................................................................... 7
TABLA PARA KC .......................................................................................................................... 7
TABLA PARA JB ........................................................................................................................... 7
TABLA PARA KB .......................................................................................................................... 7
TABLA PARA JA ........................................................................................................................... 8
TABLA PARA KA .......................................................................................................................... 8
CIRCUITO EQUIVALENTE ............................................................................................................ 8
SIMULACIÓN.................................................................................................................................. 9
Observaciones ............................................................................................................................... 9
Conclusiones ............................................................................................................................... 10
Sugerencias ................................................................................................................................. 10
Referencias .................................................................................................................................. 10
Materiales

- 1 timer 555
- 1 diodo led
- 2 potenciómetros de 100k
- 1 condensador de 10uF
- 1 condensador de 100uF
- 1 condensador de 8nF
- 1 decodificador 7447
- 1 display de 7 segmentos de ánodo común
- 2 flip flops 7476
- 7 resistencias de 330 Ohms
- 3 integrados 7408
- 1 integrado 7404
- 1 integrado 7432
- Jumpers
Marco teórico
Flip flops jk
El flip-flop JK es un dispositivo de almacenamiento biestable y es una de las variedades más
simples y versátiles de flip-flops. Es esencialmente una extensión del flip-flop SR con una mejor
definición para la condición en la que ambas entradas son "1".

Entradas y Funcionamiento:

• Entradas:

• J

• K

• Clock (Reloj)

• Funcionamiento:

• J=0 y K=0: Estado de memoria. No hay cambio en la salida.

• J=1 y K=0: Salida establecida ("set") a "1".

• J=0 y K=1: Salida restablecida ("reset") a "0".

• J=1 y K=1: Inversión del estado actual de salida (toggle).

Aplicaciones:

El flip-flop JK se utiliza ampliamente en la construcción de contadores, registros y circuitos de


memoria debido a su capacidad para "alternar". Esta capacidad de cambiar el estado cuando
ambas entradas están en "1" le otorga una ventaja sobre el flip-flop SR, donde dicha condición
es indefinida.

Timer 555

El timer 555 es un circuito integrado versátil que se utiliza en una variedad de aplicaciones
electrónicas debido a su capacidad para producir pulsos de tiempo preciso y oscilaciones. A
continuación, se presenta una descripción general del timer 555:

Características generales:

1. Operación desde 4.5V hasta 15V.

2. Capacidad de salida de corriente directa de hasta 200 mA.

3. Puede ser usado como temporizador monostable o astable.

4. Rango de tiempo ajustable desde microsegundos hasta horas.

5. Consumo de corriente muy bajo en modo de espera.

6. Salida TTL compatible.

Modos de operación:
1. Modo monostable: En este modo, el 555 actúa como un temporizador de un solo
pulso. Cuando se dispara con un pulso en su entrada de disparo, produce un pulso de
salida de duración determinada que se establece mediante un resistor y un
condensador externos. Después de este tiempo, la salida regresa a su estado original.

2. Modo astable: En este modo, el 555 funciona como un oscilador, generando una onda
cuadrada continua. La frecuencia y el ciclo de trabajo de la onda cuadrada pueden ser
ajustados mediante resistores y un condensador externo.

3. Modo bistable: En este modo, el 555 puede ser usado como un flip-flop. La salida
puede ser establecida o reiniciada mediante las entradas correspondientes, lo que
permite almacenar un estado.

Pines del 555:

1. GND (pin 1): Conexión a tierra.

2. TRIG (pin 2): Entrada de disparo. Inicia un tiempo de retardo cuando el voltaje cae por
debajo de 1/3 de la alimentación.

3. OUT (pin 3): Salida. Puede entregar corriente tanto en alto como en bajo.

4. RESET (pin 4): Entrada de reinicio. Si no se utiliza, debe estar conectado a la


alimentación para evitar reinicios no deseados.

5. CV (pin 5): Control de voltaje. Permite ajustar el punto de disparo o puede ser usado
para modulación de frecuencia.

6. THRESH (pin 6): Entrada de umbral. Comparado con el voltaje en el pin CV para
determinar el fin del tiempo de retardo.

7. DISCHARGE (pin 7): Descarga. Conectado internamente a un transistor que puede


descargar un condensador externo.

8. VCC (pin 8): Alimentación. Usualmente entre 4.5V y 15V

Diagrama de conexión para el modo astable


Expresiones matemáticas referentes a t1, t2, periodo y frecuencia

𝑡2: 𝑡𝑖𝑒𝑚𝑝𝑜 𝑑𝑒 𝑏𝑎𝑗𝑎


𝑡2 = ln(2) ∗ 𝑅2 ∗ 𝐶1

𝑡1: 𝑡𝑖𝑒𝑚𝑝𝑜 𝑑𝑒 𝑎𝑙𝑡𝑎


𝑡1 = ln(2) ∗ (𝑅2 + 𝑅1) ∗ 𝐶1

𝑇: 𝑝𝑒𝑟𝑖𝑜𝑑𝑜 𝑑𝑒 𝑙𝑎 𝑜𝑠𝑐𝑖𝑙𝑎𝑐𝑖ó𝑛
𝑇 = 𝑡1 + 𝑡2 = ln(2) ∗ (𝑅1 + 2 ∗ 𝑅2) ∗ 𝐶1

𝐹: 𝑓𝑟𝑒𝑐𝑢𝑒𝑛𝑐𝑖𝑎
1 1.44
𝐹= =
𝑇 (𝑅1 + 2 ∗ 𝑅2) ∗ 𝐶1

Desarrollo teórico
Secuencia de 1 al 9 impulsado por el timer 555.

QD QC QB QA JD KD JC KC JB KB JA KA
0 0 1 0 0 X 0 X X 0 1 X
0 0 1 1 0 X 1 X X 1 X 1
0 1 0 0 0 X X 0 0 X 1 X
0 1 0 1 0 X X 0 1 X X 1
0 1 1 0 0 X X 0 X 0 1 X
0 1 1 1 1 X X 1 X 1 X 1
1 0 0 0 X 0 0 X 0 X 1 X
1 0 0 1 X 1 0 X 0 X X 0
0 0 0 1 0 X 0 X 1 X X 1
0 0 0 0 0 X 0 X 0 X 1 X

TABLA PARA JD
QDQC\QBQA 00 01 11 10
00 0 0 0 0
01 0 0 1 0
11 x X x X
10 X x X x

Haciendo Karnaugh JD=QC.QB.QA


TABLA PARA KD
QDQC\QBQA 00 01 11 10
00 x x X x
01 X X x X
11 x X X X
10 0 1 X x

Haciendo Karnaugh KD=QA

TABLA PARA JC
QDQC\QBQA 00 01 11 10
00 0 0 1 0
01 x x x X
11 x X x X
10 0 0 X X

Haciendo Karnaugh JC=QB.QA

TABLA PARA KC
QDQC\QBQA 00 01 11 10
00 X X X x
01 0 0 1 0
11 x X x X
10 X X X x

Haciendo Karnaugh KC=QB.QA

TABLA PARA JB
QDQC\QBQA 00 01 11 10
00 0 1 X x
01 0 1 x x
11 x X x X
10 0 0 X x

Haciendo Karnaugh JB=QA.QD’

TABLA PARA KB
QDQC\QBQA 00 01 11 10
00 X X 1 0
01 x x 1 0
11 X X x X
10 X X X x

Haciendo Karnaugh KB=QA


TABLA PARA JA
QDQC\QBQA 00 01 11 10
00 X X X x
01 X X X x
11 x X x X
10 X X X x

Haciendo Karnaugh JA=1

TABLA PARA KA
QDQC\QBQA 00 01 11 10
00 X 1 1 x
01 X 1 1 x
11 x X x X
10 X 0 X x

Haciendo Karnaugh KA=QD’

CIRCUITO EQUIVALENTE
SIMULACIÓN

Observaciones
- El informe se centró más en el uso y las variaciones del timer 555 y flipflops 7476 que
en el decodificador 7447 y display por ser temas anteriores.

- Usamos los flipflops para generar una secuencia de 1 al 9 que cuando se resetea
empieza de 0. Podemos agregar una lógica o hacerla manual con un botón.

- En la implementación hubo problemas en conectar los potenciómetros 1 y 2.

- El diodo led instalado es para observar el pulso de salida del timer 555.

- El condensador 2 puede no estar en el circuito y este no afectaría a los parámetros de


tiempo en alta, tiempo en baja, periodo y frecuencia.

- Al hacer un buen Karnaugh tendremos la mínima expresión y esto es bueno en cuanto


al uso de cables y compuertas AND,OR y NOT.
Conclusiones
- Es muy importante conocer el datasheet de cada componente a usar.

- El no saber el funcionamiento de cada circuito integrado nos puede llevar a cometer


errores a la hora de la implementación

- Es importante reducir bien un mapa de Karnaugh.

- Saber la tabla de excitación del flipflop es fundamental

Sugerencias
- Revisar los cables a usar, verificar el correcto funcionamiento de los circuitos
integrados.

- Mantener orden de los cables y la concentración adecuada.

- Ser paciente.

Referencias
Mano.pdf, M. (2019). Digital Design 4th Edition - Morris Mano.pdf. Google Docs.

https://docs.google.com/file/d/0B8-

drkZsESDnN2NmYTQxYjQtYTMwZi00N2IzLTkxNjgtZjI1NTZiN2FjNDli/edit

?resourcekey=0-Yk8bAsCt9I5epBNFTG8KMQ

Ruiz, M. (n.d.). USO DIDÁCTICO DEL SOFTWARE DE AYUDA AL DISEÑO

ELECTRÓNICO “PROTEUS.” http://e-spacio.uned.es/fez/eserv/taee:congreso-

2004-1034/S1F05.pdf

Electrónica FP. (2019). SUMADORES [YouTube Video]. In YouTube.


https://www.youtube.com/watch?v=vdrRqimopt8

También podría gustarte