Está en la página 1de 5

Libro No.

_____________ N°
8
Nombre: Estudiante: ☐
X Funcionario: ☐ Otro:
José________________________________________________________
Rodolfo Castrillo Cubero 2020154039 / Antonio Caravaca Lopez 2021043943 ☐
Nombre del Proyecto: Número de Proyecto:
_____________________________________________
Laboratorio de Electrónica Digital ________________
MT-4002
Experimento: Fecha:
Laboratorio 3: Técnicas especiales para el control lógico
____________________________________________________ 01/09/2022
_____________________________

Cuestionario Previo
1. Busque información del concepto, función y aplicación de un Schmitt trigger.

Un Schmitt trigger es un circuito eléctrico que permite transformar una señal a una onda
cuadrada, de manera que los tressholds que definen donde la onda cuadrada debe ser alta o
baja son ajustables. Se utiliza usualmente, para eliminar el efecto del ruido que puede tener
la señal de entrada y provocar que el estado de la onda transformada sea falso.

2. Explique el concepto de histéresis para los Schmitt trigger.

El diccionario de la real academia española define la histéresis como: Fenómeno por el que
el estado de un material depende de su historia previa y que se manifiesta por el retraso del
efecto sobre la causa que lo produce. En el caso del Schmitt trigger, se refiere al hecho de
que el estado de la onda cuadrada generada, alto o bajo, depende del valor al cual está
ajustado umbral del estado respectivo, así como el estado previo en que se encuentra la onda.
Por ejemplo, si el umbral de paso a estado alto está configurado a 4V y el umbral de paso a
estado bajo está ajustado a 3V, si la onda de entrada tiene un valor inicial de 2V, al aumentar
a 3,5V, la onda de salida cuadrada se mantiene en estado bajo. En cuanto la onda de entrada
supera los 4V, la onda de salida pasa al estado alto. Cuando la onda vuelve a bajar a 3,5V,
debido a que la onda de salida ya se encuentra en el estado alto, la salida de mantiene en
estado alto a pesar de estar por debajo del umbral de paso a estado alto, y no es hasta que la
onda de entrada es menor a 3V que la onda de salida pasa a estar en estado bajo.

3. Busque información del concepto, función y aplicación del tercer estado.

El tercer estado, también conocido como lógica de tres estados, es una compuerta lógica cuya
salida puede ser uno de tres estados: nivel bajo (0), nivel alto (1) y alta impedancia o estado
flotante (z). La función de este tercer estado, es poner la salida de la compuerta en alta
impedancia, lo cual equivale a simular como que la compuerta no estuviera conectada al
circuito. Este estado es usualmente activado por una tercera señal de entrada que recibe la
compuerta, usualmente denominada “Habilitación” o “Enable”. Este tipo de compuertas se
utilizan en equipos computacionales o equipos de control.

4. Busque información del concepto, función y aplicación del colector abierto

Las puertas lógicas de colector abierto son aquellas que no tienen una resistencia acoplada a
al colector del transistor de salida. Esto tiene varias aplicaciones. Algunas de estas son

Autenticaciones:

______________________________________ ______________________________________
Firma Responsable Firma Testigo
Libro No. _____________ N°
9
Nombre: Estudiante: ☐
X Funcionario: ☐ Otro:
José________________________________________________________
Rodolfo Castrillo Cubero 2020154039 / Antonio Caravaca Lopez 2021043943 ☐
Nombre del Proyecto: Número de Proyecto:
_____________________________________________
Laboratorio de Electrónica Digital ________________
MT-4002
Experimento: Fecha:
Laboratorio 3: Técnicas especiales para el control lógico
____________________________________________________ 01/09/2022
_____________________________

modificar los niveles de voltaje para altos y bajos, permitir acoplar puertas lógicas con
niveles altos distintos, crear lógica alambrada, entre otros.

5. Investigue el concepto de lógica alambrada y resistencia de pull up.

Se le llama lógica alambrada cuando se juntan las salidas de varias compuertas de la familia
TTL, del tipo colector abierto, con una sola resistencia. De esta manera, se crea una puerta
AND entre estas salidas.

La resistencia de pull up es aquella que se conectan entre una señal lógica y la fuente. El
objetivo de esta es asegurar que la señal no quede en estado flotante. Otros usos de estas
son mantener un 1 lógico, mejorar el comportamiento de entrada de un 1 lógico y mejorar
el comportamiento de salida de un 1 lógico

Datos experimentales:
Tabla 4.0: Valores experimentales de los componentes utilizados
Componente Exp 1 Exp 2 Exp 3 Exp 4 Promedio Incertidumbre
Resistencia
0,131332 0,109526 0,108463 0,108112 0,1197 0,0050
100Ω
Resistencia
0,223151 0,22254 0,225918 0,2308 0,0050
220Ω 0,239018
Resistencia
0,330178 0,33033 0,330236 0,33022 0,3303 0,0050
330Ω
Resistencia
0,687608 0,687994 0,688031 0,687371 0,6877 0,0050
680Ω
Resistencia1
1,0200 0,0050
1kΩ 1,03017 1,01913 1,01562 1,00982
Resistencia2
1,03471 1,03265 1,03226 1,03069 1,0327 0,0050
1kΩ
Resistencia
2,70176 2,70420 2,704582 2,70484 2,7033 0,0051
2,7kΩ

Autenticaciones:

______________________________________ ______________________________________
Firma Responsable Firma Testigo
Libro No. _____________ N°
10
Nombre: Estudiante: ☐
X Funcionario: ☐ Otro:
José________________________________________________________
Rodolfo Castrillo Cubero 2020154039 / Antonio Caravaca Lopez 2021043943 ☐
Nombre del Proyecto: Número de Proyecto:
_____________________________________________
Laboratorio de Electrónica Digital ________________
MT-4002
Experimento: Fecha:
Laboratorio 3: Técnicas especiales para el control lógico
____________________________________________________ 01/09/2022
_____________________________

Schmitt Trigger

Figura 1: Señal de entrada y salida del circuito de medición 4.1


Salida en Colector Abierto

4.5 Cuando A=0, F1 en voltios es: (4.15985 ± 0,00010) 𝑉 y el estado de L1: Off

4.6 Cuando A=1, F1 en voltios es: (0.0637093 ± 0,000049) V y el estado de L1: On

4.7 Remueva el puente entre F1 y R1 manteniendo conectado F1 y R2.

4.8 Cuando A=0, F1 en voltios es: (3.92038 ± 0,00099) V y el estado de L1: Off

4.9 Cuando A=1, F1 en voltios es: (0.0764078 ± 0,000053) V y el estado de L1: On

Autenticaciones:

______________________________________ ______________________________________
Firma Responsable Firma Testigo
Libro No. _____________ N°
11
Nombre: Estudiante: ☐
X Funcionario: ☐ Otro:
José________________________________________________________
Rodolfo Castrillo Cubero 2020154039 / Antonio Caravaca Lopez 2021043943 ☐
Nombre del Proyecto: Número de Proyecto:
_____________________________________________
Laboratorio de Electrónica Digital ________________
MT-4002
Experimento: Fecha:
Laboratorio 3: Técnicas especiales para el control lógico
____________________________________________________ 01/09/2022
_____________________________

Tabla 4.1: Comportamiento Colector Abierto


A B F3 (V) L1 (estado)
0 0 0,0024511 ± 0,0000031 Off
0 1 3,82275 ± 0,00010 On
1 0 3,69954 ± 0,00010 On
1 1 3,71187 ± 0,00010 On

4.12 ¿El comportamiento es de una compuerta de qué tipo? El comportamiento de la compuerta


es de una compuerta OR.

Tabla: 4.2: Compuerta básica con tercer estado

Input Output
E1 A F1 (V)
0 0 0,0817502 ± 0,0000055
0 1 0,103624 ± 0,0000061
1 0 0,29025 ± 0,000012
1 1 3,36074 ± 0,00009

Tabla 4.3: circuito de control de tercer estado

E1=E2=1 Tensión (±∆V)


B A VR1
0 0 0,132161 ± 0,000009
0 1 2,12724 ± 0,000072
1 0 0,0336558 ± 0,0000040
1 1 2,00185 ± 0,000070

4.16 Mida la tensión en R1 cuando E1≠E2 y A≠B. ¿Hay alguna caída de tensión en R1?
Autenticaciones:

______________________________________ ______________________________________
Firma Responsable Firma Testigo
Libro No. _____________ N°
12
Nombre: Estudiante: ☐
X Funcionario: ☐ Otro:
José________________________________________________________
Rodolfo Castrillo Cubero 2020154039 / Antonio Caravaca Lopez 2021043943 ☐
Nombre del Proyecto: Número de Proyecto:
_____________________________________________
Laboratorio de Electrónica Digital ________________
MT-4002
Experimento: Fecha:
Laboratorio 3: Técnicas especiales para el control lógico
____________________________________________________ 01/09/2022
_____________________________

No, no hay caída de tensión.

Evaluación
5.1 ¿Porqué no se recomienda trabajar sin resistencia de pull up en un integrado con
funcionalidad de colector abierto?

Un integrado de colector abierto sin resistencia de pull up sería incapaz de generar un


uno lógico, por lo que no podría cumplir su función de manera eficiente. Además, la
resistencia de pull up es muy útil para prevenir cortocircuitos.

5.2 ¿Cuáles son las características eléctricas del tercer estado (también llamado de alta
impedancia)?

El tercer estado emula un circuito abierto, por lo que la corriente que pasa a través de este
punto es mínima. Esto también elimina la influencia del resto del circuito. Por último, el
tercer estado hace que no haya dos señales diferentes en un mismo bus

5.3 ¿A qué se debe el valor de tensión obtenido en el punto 4?16 del experimento?

Gracias a que E1 es diferente a E2, y A es diferente de B, alguna de las dos salidas será de
alta impedancia. Como R1 esta en paralelo con R2 y las dos salidas, todo el voltaje se ira a
la alta impedancia, dejando una tensión prácticamente nula en R1

Autenticaciones:

______________________________________ ______________________________________
Firma Responsable Firma Testigo

También podría gustarte