Documentos de Académico
Documentos de Profesional
Documentos de Cultura
y Automatización
CIRCUITOS SECUENCIALES
Y MEMORIAS
• Circuitos Latch tipo S-R
•Analizar el comportamiento de los Flip-Flop
• Memorización pura
• Poseen una red lógica que alimente las entradas de la parte
de memorización.
Comparación CC v/s CS
LATCH Y FLIP-FLOP
• Son circuitos biestables.
• Poseen 2 estados estables que se pueden mantener por un T°
indefinido.
• Permiten almacenar datos.
• Compuestos por compuertas lógicas y lazos de retroalimentación.
– RS (Set-Reset).
– D (Delay)
– JK
– T (Toggle )
.
Tipos de sistemas secuenciales:
• Multivibrador biestable.
• El cerrojo básico RS es un dispositivo asíncrono.
• Es síncrono si se agrega un detector de transición de impulsos que
está encargado de detectar cuando se tiene un flanco de subida o
de bajada del reloj (CLK).
FLIP - FLOP JK
• FF tipo universal.
• Tiene 3 entradas síncronas.
• Posee 2 entradas de asíncronas: Clear y Preset, las que
son mandatarias por sobre el resto.
• Base de los dispositivos de conteo.
• Elimina el estado prohibido del RS.
FLIP - FLOP D
• El dato en la entrada aparecerá en la salida retardado por el
trabajo de la entrada de reloj.
• Proviene de unir por intermedio de un inversor, las entradas S-R
o bien J-K.
• El uso más importantes es en las celdas de memoria.
FLIP - FLOP T
• T significa toggle: inversión de estado.
• Proviene de unir las entradas de un flip-flop J-K
• La denominación T proviene de la capacidad del flip-flop para
conmutar (toggle), o cambiar de estado. Sin importar el estado
presente del flip-flop, asume el estado complementario cuando
ocurre el pulso de reloj mientras la entrada T es lógica 1.
• La señal de salida corresponde a la mitad de la frecuencia de la
entrada T.
• Mayor uso es en circuitos contadores, div. de frecuencia.
Contadores
https://youtu.be/TAFNpzneP4E
Otros parámetros de los FF:
• Tiempo de establecimiento (SET UP TIME). Es el tiempo anterior al flanco
activo de toma de datos durante el cual las entradas no deben cambiar.
• Duración del tiempo alto de reloj. Es el tiempo mínimo que debe durar la parte
alta del impulso de reloj.
• Duración del tiempo bajo de reloj. Es el tiempo mínimo que debe durar la
parte baja del impulso de reloj.
• Tiempo bajo de PRESET Y CLEAR. Es el tiempo mínimo que debe activarse las
entradas asíncronas para garantizar su funcionamiento.
En ambiente aprendizaje