Documentos de Académico
Documentos de Profesional
Documentos de Cultura
LOGICOS
PROGRAMABLES
FPGA Y CPLD
1
INTRODUCCIÓN
Los dispositivos lógicos programables son circuitos integrados que contienen una
gran cantidad de celdas básicas, específicamente compuertas y registros, cuyas
interconexiones pueden ser configuradas por el usuario para dar lugar a un diseño
determinado. En este tema veremos algunos ejemplos de CPLD y FPGA en donde
podremos ver sus principales características.
2
FPGA
La tarjeta FPGA Altera Cyclone II EP2C5T144 es una tarjeta de desarrollo con los
componentes básicos para iniciarse en el mundo de los FPGAs. Es utilizada para
desarrollar proyectos desde un control con compuertas lógicas y máquinas de
estados hasta procesamiento de señales serial y paralelo real, cálculos
matemáticos, emulación de procesadores y más.
ESPECIFICACIONES TÉCNICAS
• Fuente de alimentación: 5 V
• Chip EP2C5T144 integrado
• La placa tiene indicador de alimentación y el interruptor de reinicio
• 3 SMD LED incorporados, la prueba LED se puede hacer experimentos, más
experimentos con plomo para completar
• Más puertos IO y pines de reloj a través de los cables. Estas interfaces se
pueden extender a cualquier memoria y periféricos
• Placa con filtro de alta calidad de condensador de tantalio
• Compatible con el desarrollo de CPU NiosII
• Puedes lograr: procesamiento paralelo verdadero, esto abre la puerta para
muchas posibilidades (en especial en las áreas relacionadas con procesamiento y
generación de señales)
CARACTERÍSTICAS
•Peso:25g
• Dimensiones: 72 x 51 mm
3
ProASICPLUS
FPGA de bajo consumo de energía ProASICPLUS
de Microsemi combina las ventajas de los ASIC
con los beneficios de los dispositivos
programables a través de la tecnología Flash no
volátil.
4
Características
• Industrial y comercial
o 75,000 a 1 millón de compuertas del sistema
o 27 K a 198 Kbits de SRAM de dos puertos
o 66 a 712 E/S de usuario
• Tecnología de Flash reprogramable
o Proceso de CMOS basado en Flash de 0,22 µm 4 LM
o Soporte LAPU nivel 0
o Solución de un solo chip
o No requiere dispositivo de configuración
o Retiene el diseño programado durante los ciclos de
encendido/apagado
o Los dispositivos militares y aéreos operan en todo el rango de
temperatura militar.
• Rendimiento
o PCI de 3,3 V y 32 bits, hasta 50 MHz (33 MHz sobre temperatura
militar)
o Dos PLL integrados
o Rendimiento externo del sistema hasta 150 MHz.
• Circuito de acondicionamiento de reloj único
o PLL con capacidades flexibles de fase, multiplicación/división y
retardo
o Configuración de PLL dinámica interna y/o externa
o Dos pares diferenciales LVPECL para entradas de reloj o datos
• Programación segura
o La clave de seguridad más efectiva de la industria (FlashLock)
• Bajo consumo de energía
o Interruptores Flash de baja impedancia
o Estructura de enrutamiento jerárquico segmentado
o Celdas lógicas pequeñas, eficientes, configurables (combinatorias o
secuenciales)
• Flujo de diseño estándar de FPGA y ASIC
o Flexibilidad con la elección de herramientas front-end estándar de la
industria
o Diseño eficiente a través de la sincronización de front-end y la
optimización de la compuerta
• Soporte ISP
o Programación en el sistema (ISP) a través del puerto JTAG
• Jerarquía de enrutamiento de alto rendimiento
o Red ultrarrápida de red local y línea extendida
o Red de línea extendida de alta velocidad
o Red global dividible de alto rendimiento y baja distorsión
o 100% de enrutabilidad y utilización.
5
IGLOO
La serie IGLOO de FPGA de densidad ultra baja incluye IGLOO / e, IGLOO nano e
IGLOO PLUS IGLOO FPGA, los FPGA de bajo consumo de la industria. La familia
La familia de FPGA de bajo consumo IGLOO admite hasta 35K elementos lógicos
con hasta 504 kbits de SRAM de doble puerto real, hasta 6 PLL integrados y hasta
• IGLOO nano
• IGLOO PLUS
• Tecnología Flash
6
Freeze
La tecnología Flash
Freeze utilizada en los dispositivos IGLOO permite entrar y salir fácilmente del
modo de bajo consumo que consume tan solo 2 µW, mientras retiene SRAM y
• La tecnología Flash
del sistema. En el modo Flash * Freeze, la energía cae a tan solo 2 µW, y no Se
Freeze. Entrar y salir del modo Flash Freeze tarda menos de 1 µs.
de forma pequeño (3x3, 4x4, 5x5, 6x6 y 8x8 mm), paquetes de escala de chip
7
Fusión
Los FPGA Fusion de señal mixta integran analógicos
configurables, grandes bloques de memoria flash,
circuitos integrales de gestión y generación de reloj y
lógica programable basada en flash de alto
rendimiento en un dispositivo monolítico. La
innovadora arquitectura Fusion FPGA se puede
utilizar con nuestro núcleo de microcontrolador suave
(MCU), así como con el procesador ARM Cortex-M1
de 32 bits de rendimiento maximizado. Los
dispositivos Pigeon Point (dispositivos con el prefijo P1) se utilizan junto con los
núcleos IP ATCA y el firmware de Pigeon Point. Los dispositivos Fusion son la
primera plataforma FPGA de señal mixta del mundo. Además de admitir dispositivos
de temperatura comerciales e industriales, ofrecemos FPGA Fusion con cribado
especializado para aplicaciones de temperatura extendidas.
8
Altera Placa de desarrollo FPGA CYCLONE IV EP4CE
tarjeta núcleo vídeo imagen TFT tarjeta SD
Descripción:
La placa base FPGA no contiene un módulo
SDRAM de expansión externa. Para FPGA,
dependiendo de la aplicación, puede usar SDRAM
o no. Cuando se utiliza como control lógico puro y
sin caché de gran capacidad, el SDRAM no lo
necesita, ahorra una gran cantidad de pines IO
disponibles y realiza funciones y tareas complejas
sin sdram; cuando necesites hacer NIOS, O
necesita un caché de gran capacidad, SDRAM
necesitará, pero ocupará 40 pines más o menos,
el pin restante será menos. Por lo tanto, esta placa base, al considerar el diseño de
diferentes usos del equilibrio, adecuado para el bricolaje, El SDRAM como un
módulo, puede elegir de acuerdo a sus necesidades. La placa base contiene EPCS
de gran capacidad, modelo M25P16, ya sea lógico o Nios.Tamaño: 10cm x 6,5 cm
Hardware de parámetro:
9
CPLD
Características:
• Fusible térmico.
• Oscilador de 24Mhz.
8 interruptores conectados como entradas.
• Dimensión: 8.7x5.5cm.
10
Tarjeta De Desarrollo Max Ii Epm240 Cpld
Descripción
El producto es una placa de sistema
mínima EPM240T100C5N con chip CPLD
de la familia ALTERA MAX II, junto con
una descarga de Byte-Blaster y USB-
Blaster para la validación y el desarrollo
del producto.
El chip CPLD para la entrada de CPLD / FPGA de bajo costo es muy apropiado,
el usuario de acuerdo con el puerto IO de la placa central conduce a la
expansión de los circuitos externos como: luces LED, tubo digital, cristal
líquido LCD, comunicaciones en serie, etc. Facilite a los usuarios el desarrollo
de sus propios productos para maximizar los ahorros de costos de desarrollo
del aprendizaje para el usuario.
11
• Todos los leads todos los IO
• El tamaño de la placa 5 CM * 7 CM
• El paquete incluye:
• Placa de desarrollo x 1
CARACTERÍSTICAS
12
• Encendido instantáneo, no volátil, infinitamente reconfigurable, se enciende
en microsegundos.
• Chip único, no se requiere memoria de configuración externa
• El modo de suspensión permite una reducción de la corriente estática de
hasta 100 veces.
• Reconfiguración TransFR ™ (TFR) Actualización lógica en el campo
mientras el sistema está en funcionamiento.
• E / S alta a densidad lógica.
• 256 a 2280 LUT4
• 73 a 271 E / S con amplias opciones de paquetes.
• Memoria integrada y distribuida.
• Hasta 27,6 Kbits de RAM de bloque embebido sysMEM ™.
• PLL sysCLOCK ™.
• Hasta dos PLL analógicos por dispositivo.
• Reloj multiplicar, dividir y cambiar de fase.
• Búfer de E / S flexible.
• El búfer sysIO ™ programable admite una amplia gama de interfaces:
LVCMOS 3.3 / 2.5 / 1.8 / 1.5 / 1.2
LVTTL
PCI
LVDS, Bus-LVDS, LVPECL, RSDS
Soporte a nivel de sistema
Escaneo de límites del estándar IEEE 1149.1
Oscilador a bordo.
13
CoolRunner-II CPLD
Las familias CoolRunner ™ -II y XA
CoolRunner-II 1.8V CPLD lideran la
industria con sus capacidades de bajo
consumo y alto rendimiento en una
tecnología no volátil de encendido
instantáneo de un solo chip.
Mejorados con características
revolucionarias como DataGATE, E /
S avanzadas y el paquete de factor de forma más pequeño de la industria, los CPLD
CoolRunner-II brindan la solución de sistema definitiva para los desafíos de diseño
actuales. Xilinx ha extendido el compromiso de vida útil de estos dispositivos, y
ahora ofrece suministro más allá de 2024 para los clientes que comienzan con
nuevos diseños.
14
• 2 a 4 bancos de E / S para
Costo del sistema reducido integración de voltaje
• Histéresis de entrada y puesta a
tierra programable
• Múltiples E / S LVCMOS, HSTL,
SSTL
• Reconfiguración sobre la marcha
• Paquetes QF32 y QF48
pequeños y de bajo costo
• Cuatro niveles de seguridad de
diseño que protegen contra el
robo de patrones
MAX 3000ª
CPLD de coste optimizado MAX 3000A
15
Opciones del dispositivo:
Los dispositivos lógicos programables (PLD) MAX 3000A de Altera son los CPLD
no volátiles ideales de encendido instantáneo para aplicaciones de alto volumen y
costosas. Los CPLD MAX 3000A ofrecen un rango de 32 a 512 macrocélulas, un
núcleo lógico de 3.3 V y admiten funciones y paquetes de uso común.
Voltaje de E / S
La interfaz MultiVolt ™ de Altera permite a los diseñadores integrar los diseños MAX
3000A a niveles lógicos de 2.5, 3.3 y 5.0 V sin problemas. Desde aplicaciones
industriales que tradicionalmente requieren señales de E / S de 5.0 V hasta
aplicaciones de consumo que requieren estándares de bajo voltaje como 2.5 V, los
dispositivos MAX 3000A ofrecen opciones de voltaje de E / S sólidas. La Tabla 1
muestra el soporte de voltaje de entrada y salida del dispositivo MAX 3000A.
Características de silicio
Los dispositivos MAX 3000A son instantáneos y no volátiles, y ofrecen reloj global,
programabilidad en el sistema, cumplimiento con el estándar IEEE-1532 y salida de
drenaje abierto. Combinados con muchas otras características de silicio, los
dispositivos MAX 3000A abordan una amplia gama de requisitos de diseño de
sistemas.
16
Software de diseño fácil de usar
Los dispositivos MAX son compatibles con el software de diseño Quartus® II Web
Edition y MAX + PLUS® II BASELINE fáciles de usar Ambas plataformas
proporcionan síntesis, ubicación y ruta, verificación de diseño y programación de
dispositivos, y se pueden descargar sin costo del sitio web de Altera. Las
herramientas de desarrollo complementarias disponibles para diseñar con
dispositivos MAX ayudan a minimizar el costo total de desarrollo de los sistemas del
usuario final.
Multitud de aplicaciones
CPLD Tipo Ram bits (k) Eq. System Salidas I/0 Frecuencia
gates (k) (v) máxima
Max ll Flash, baja 3.6-32𝑎 .80v a 2.72v 212MHz
potencia
MachXO Flash, Sram 9.2-27.6 3.3v 388MHz
17
CONCLUSIÓN
Estos dispositivos se han transformado en componentes esenciales de cualquier
diseño electrónico digital, desplazando en gran medida a los componentes
discretos.
REFERENCIAS.
Access Denied. (s. f.). mouser. Recuperado 9 de mayo de 2021, de
https://www.mouser.mx/new/lattice-semiconductor/lattice-machxo-plds/
Altera Ep2c5t144 Cyclone Fpga. (s. f.). Mercado Libre. Recuperado 9 de mayo de 2021, de
https://articulo.mercadolibre.com.mx/MLM-758056962-altera-ep2c5t144-cyclone-
fpga-
_JM?matt_tool=48904454&matt_word=&matt_source=google&matt_campaign_id
=11714912137&matt_ad_group_id=113017550359&matt_match_type=&matt_net
work=g&matt_device=c&matt_creative=482511924687&matt_keyword=&matt_ad
_position=&matt_ad_type=pla&matt_merchant_id=164788322&matt_product_id=
18
MLM758056962&matt_product_partition_id=353037831509&matt_target_id=aud-
382927026873:pla-
353037831509&gclid=CjwKCAjwkN6EBhBNEiwADVfya_h7yLUgUweF8k7ySJ1
wnAAHj7cGYb96ZWpl1LK_6BP1NEAF16FcKxoCKbkQAvD_BwE
https://es.wikipedia.org/wiki/CPLD
https://www.xilinx.com/products/silicon-devices/cpld/coolrunner-ii.html
Diseño Digital Utilizando Lógica Programable: Aplicaciones a la Enseñanza. (s. f.). iie.
https://iie.fing.edu.uy/publicaciones/2007/Oli07/Oli07.pdf
FPGA de bajo consumo ProASICPLUS - Microsemi SoC | DigiKey. (s. f.). microsemi.
highlight/m/microsemi-soc/proasicplus-low-power-fpgas
https://www.microsemi.com/product-directory/fpgas/1691-fusion
https://www.microsemi.com/product-directory/fpgas/1689-igloo
19
MAX 3000A Family: Low-Cost CPLDs. (2006, 28 junio). Google.
https://web.archive.org/web/20071029112411/http://altera.com/products/devices/ma
x3k/m3k-index.html
Tarjeta De Desarrollo Cpld Dione-vhdl ¡la Más Fácil De Usar! (s. f.). Mercado Libre.
725491971-tarjeta-de-desarrollo-cpld-dione-vhdl-la-mas-facil-de-usar-
_JM#position=19&search_layout=stack&type=item&tracking_id=3034cf2f-eeea-
4915-a62e-3f5b088e24e7
Tarjeta De Desarrollo Max Ii Epm240 Cpld. (s. f.). Mercado Libre. Recuperado 9 de mayo
de 2021, de https://articulo.mercadolibre.com.mx/MLM-746029145-tarjeta-de-
desarrollo-max-ii-epm240-cpld-
_JM?matt_tool=48904454&matt_word=&matt_source=google&matt_campaign_id
=11714912137&matt_ad_group_id=113017550359&matt_match_type=&matt_net
work=g&matt_device=c&matt_creative=482511924687&matt_keyword=&matt_ad
_position=&matt_ad_type=pla&matt_merchant_id=128305625&matt_product_id=
MLM746029145&matt_product_partition_id=353037831509&matt_target_id=aud-
382927026873:pla-
353037831509&gclid=CjwKCAjwkN6EBhBNEiwADVfya4NmmumlhITleZRFZX
O1_EPzB96nQD1C1y_wjBsMmRhPWPM2IFE2BxoC5OEQAvD_BwE
20