Está en la página 1de 9

Practica 3 Sumador y Restador Discreto

Instituto Tecnológico de Saltillo, Saltillo Coahuila México


Departamento de Ingeniería Eléctrica-Electrónica
Materia: Electró nica Digital
Nombre: Moisés Cisneros Yee
Carlos Herná ndez Ortegó n.

Saltillo, Coahuila 20 de octubre

9
INDICE
INTRODUCCION...................................................................................................................................................... 5
OBJETIVO................................................................................................................................................................... 6
MATERIAL Y EQUIPO........................................................................................................................................... 7
MARCO TEORICO................................................................................................................................................... 8
Compuerta NOT (NO) El círculo en la salida significa Negación.............................................8
Compuerta AND (Y) Compuertas AND de 2 y 4 Entradas...........................................................8
Compuerta NAND (NO Y).............................................................................................................................. 9
Compuerta NOR (NO O)................................................................................................................................. 9
Compuerta XOR (O Exclusivo)................................................................................................................... 9
DESARROLLO........................................................................................................................................................ 11
CONCLUSIONES.................................................................................................................................................... 14
BIBLIOGRAFIA...................................................................................................................................................... 15

9
INDICE DE FIGURAS
Figura 1 Símbolo de la OR.................................................................................................................................... 8
Figura 2 Símbolo compuerta AND.................................................................................................................... 8
Figura 3 Simbología de la compuerta NAD................................................................................................... 9
Figura 4 Simbología de la compuerta NOR................................................................................................... 9
Figura 5 Simbología de compuerta XOR...................................................................................................... 10
Figura 6 Funció n ló gica de la practica.......................................................................................................... 11
Figura 7 Reducció n Booleana........................................................................................................................... 12
Figura 8 Simplificació n....................................................................................................................................... 12
Figura 9 Simulació n en Proteus...................................................................................................................... 13

9
INDICE DE TABLAS
Tabla 1 Tabla de verdad..................................................................................................................................... 13

9
INTRODUCCION
Un circuito combinacional es un circuito electró nico, en el que el valor de sus salidas en un
determinado instante, dependen del valor de las entradas en ese mismo instante. Es decir,
es un circuito que carece de memoria. Trabajan con nú meros, y con la tecnología con la que
está n realizados, estos nú meros está n representados en binario.

Ilustración 1 Circuito de M entradas y N salidas

es un circuito combinacional con "m" entradas y "n" salidas. Las salidas que se obtengan en
un determinado instante van a depender de las entradas en ese preciso instante. Estos
circuitos se caracterizan porque no almacenan informació n. Las salidas está n relacionadas
con las entradas a través de una funció n booleana.

Cada bit de salida de un circuito combinacional, se obtiene mediante una funció n booleana
aplicado a las variables de entrada. Así, si un circuito tiene n salidas, necesitaremos n
funciones booleanas para caracterizarlo.

Así, un circuito combinacional que tiene 3 entradas:A,B y C, y dos salidas F, G, que son dos
funciones booleanas que dependen de las variables de entrada: F(A,B,C) y G(A,B,C), siendo
por ejemplo, el valor de las funciones:

Ilustración 2 Circuito Combinacional Ejemplo

9
OBJETIVO
El objetivo principal de este capítulo es presentar los sistemas ló gicos combinacionales y
compararlos con los sistemas ló gicos secuenciales, objeto estos ú ltimos, de capítulos
posteriores.
Establecer los aspectos bá sicos sobre el di ñ se o de los sistemas combinacionales y su
construcció n utilizando puertas ló gicas bá sicas.
Introducir estructuras combinacionales má s complejas y su utilizació n en la construcció n
de sistemas.
Por ú ltimo, descender en los niveles de diseñ o hasta aquel en que se utilizan de Circuitos
Integrados, en nuestro caso, de baja y media escalas de integració n; así como presentar y
simular modelos de sistemas combinacionales construidos M. Margarita Pérez Castellanos 2
simular modelos de sistemas combinacionales construidos mediante herramientas de
diseñ o de alto nivel.

MATERIAL Y EQUIPO
1.- Vea los videos U3-10 Sumador Binario.mp4 U3-11 Sumador Binario de 4 bits.mp4
2. Revisar guía de la prá ctica, para conocer que se va hacer.
3. Repasar Videos e informació n.
4. Software Proteus.
5. Lo visto en los videos.

9
9
MARCO TEORICO

Historia:
Esta tecnología surgió a mediados de la década de los 80, a manos de Ross Freeman,
cofundador de una de las empresas que actualmente lideran esta industria, Xilinx Inc.
Freeman especuló que los transistores experimentarían una caída en el precio, llevá ndolo a
la creació n de esta idea precursora, que después, derivó en el término acuñ ado actual FPGA,
como una opció n má s econó mica, por volumen de fabricació n, a pesar de gastar má s á rea de
silicio que el equivalente masked ASIC.
Las FPGAs son una versió n superior de las CPLD, cuya base fue combinar el tiempo de
desarrollo de los PLDs, primeros dispositivos ló gicos programables compuestos por puertas
OR y AND, con una mayor densidad de pines y una estructura má s versá til gracias a la
implementació n de arrays matriciales compuesto por bloques ló gicos. Será por esto ú ltimo,
el término originario por aquel entonces como LCAs (“Logic Cell Array”).

En esa época, la creació n de un circuito integrado con aspecto programable ya era algo
cotidiano, aunque por parte de Xilinx establecieron tres fundamentos principales:

• El uso de los multiplexores para la realizació n de funciones ló gicas, como forma de


sustitució n de los transistores N y P de los gate arrays.

• El proceso de mapeado, similar al de la telefonía analó gica: conectar bloques a partir de un


sistema de conmutació n. De modo que se diseñ ó una estructura compuesta de silicio y
metal que formaría el conjunto de pistas y matrices de interconexió n programables por el
usuario. Transistores CMOS se utilizarían para crear una interconexió n y multiplexores
para funciones ló gicas.

• El ú ltimo fundamento se derivó de las dos anteriores: crear un sistema que permitiera
almacenar las configuraciones convirtiendo esta estructura en algo no volá til. Los diferentes
métodos para solventar este problema fueron varios dictaminados por los diferentes
fabricantes de esta tecnología: la implementació n de una memoria EPROM, externa o
interna, el uso de una EEPROM o el uso de antifusibles.

Las operaciones matemá ticas habituales, en el mundo de las matemá ticas binarias, son
operaciones "complicadas". Existen operaciones má s sencillas llamadas operaciones
ló gicas. Las operaciones ló gicas pueden hacerlas algunos circuitos construidos con
transistores. Este tipo de circuitos se llaman puertas ló gicas. (Landin, 2014) Por
consiguiente, una puerta ló gica no es ni má s ni menos que un circuito electró nico
especializado en realizar operaciones booleanas. Las puertas ló gicas fundamentales son
tres AND, OR y NOR): Combinando algunas de las puertas anteriores podemos obtener
otras nuevas (NAND, NOR, XOR, XNOR). (Landin, 2014).

9
DESARROLLO

CONCLUSIONES

BIBLIOGRAFIA
Dr. Eduardo Cabal-Yépez, Departamento de Estudios Multidisciplinarios, Divisió n de
Ingenierías,
Campus Irapuato-Salamanca, Universidad de Guanajuato (09 de enero del 2003).
Disponible en:
http://www.ugto.mx/eugreka/contribuciones/30-tu-vida-sin-electronica-digital,
Recuperado: 20 de
enero del 2017.
Mtro. Juan Antonio Navarro Martínez, Profesor de Tiempo Completo del Departamento de
Computació n, Electró nica y Mecatró nica en la UDLAP. (20 de marzo del 2013), disponible,
en:
http://blog.udlap.mx/blog/2015/03/queeslaelectronicadigital/, Recuperado: 17 de enero
del 2017.
COMUNIDAD EDUCATIVA AUTÓ NOMA DE GALICIA, (14 de julio del 2014), disponible en:
http://www.edu.xunta.gal/centros/iesfelixmuriel/system/files/, Recuperado: 17 de Enero
del 2017.

También podría gustarte