Está en la página 1de 8

Practica 3 Sumador y Restador Discreto

Instituto Tecnológico de Saltillo, Saltillo Coahuila México


Departamento de Ingeniería Eléctrica-Electrónica
Materia: Electró nica Digital
Nombre: Javier Andres Romo Moya
Dionicio Eliud Jaso Doria

Saltillo, Coahuila 20 de octubre

9
INDICE
INTRODUCCION...................................................................................................................................................... 5
OBJETIVO................................................................................................................................................................... 6
MATERIAL Y EQUIPO........................................................................................................................................... 7
MARCO TEORICO................................................................................................................................................... 8
Compuerta NOT (NO) El círculo en la salida significa Negación.............................................8
Compuerta AND (Y) Compuertas AND de 2 y 4 Entradas...........................................................8
Compuerta NAND (NO Y).............................................................................................................................. 9
Compuerta NOR (NO O)................................................................................................................................. 9
Compuerta XOR (O Exclusivo)................................................................................................................... 9
DESARROLLO........................................................................................................................................................ 11
CONCLUSIONES.................................................................................................................................................... 14
BIBLIOGRAFIA...................................................................................................................................................... 15

9
INDICE DE FIGURAS
Figura 1 Símbolo de la OR.................................................................................................................................... 8
Figura 2 Símbolo compuerta AND.................................................................................................................... 8
Figura 3 Simbología de la compuerta NAD................................................................................................... 9
Figura 4 Simbología de la compuerta NOR................................................................................................... 9
Figura 5 Simbología de compuerta XOR...................................................................................................... 10
Figura 6 Funció n ló gica de la practica.......................................................................................................... 11
Figura 7 Reducció n Booleana........................................................................................................................... 12
Figura 8 Simplificació n....................................................................................................................................... 12
Figura 9 Simulació n en Proteus...................................................................................................................... 13

9
INDICE DE TABLAS
Tabla 1 Tabla de verdad..................................................................................................................................... 13

9
INTRODUCCION
En este proyecto trabajamos con circuitos combinacionales, pero, ¿qué es eso? Un circuito
combinacional es aquel cuyos valores de salida en un instante en especifico depende del
valor de sus entradas en ese mismo instante. Esto nos dice que el circuito carece de
memoria por lo que solo representa lo que se esta viendo al momento.

Ilustración 1 Circuito de M entradas y N salidas

En circuitos de este tipo con una cantidad M de entradas y una cantidad N de salidas. Las
salidas que se obtengan en un determinado momento van a depender de las entradas en ese
preciso instante, como ya se menciono la característica de los circuitos combinacionales es
que los mismos no guardan informacion

Las funciones booleanas son las que nos envían cada bit de salida como informació n ya que
estas se aplican a las variables de entrada. Asi si un circuito tiene N salidas necesitaremos N
funciones booleanas para caracterizarlo

Así, un circuito combinacional que tiene 3 entradas:A,B y C, y dos salidas F, G, que son dos
funciones booleanas que dependen de las variables de entrada: F(A,B,C) y G(A,B,C), siendo
por ejemplo, el valor de las funciones:

Ilustración 2 ejemplo

9
OBJETIVO
Como objetivo de esta prá ctica es darnos una introducció n a lo que son los sistemas
combinacionales, establecer sus aspectos bá sicos sobre su diseñ o utilizando compuertas
ló gicas bá sicas como también introducir sistemas aun mas complejos y el có mo es que
estos mismos se comportan en la realidad ademá s de compararlos con los sistemas
secuenciales.
Y por ultimo descender de niveles de diseñ o hasta aquel que es utilizado en los circuitos
integrados en nuestro caso de baja y media escala de integració n así como presentar y
simular los modelos de sistemas combinacionales.

MATERIAL Y EQUIPO
1.- Vea los videos U3-10 Sumador Binario.mp4 U3-11 Sumador Binario de 4 bits.mp4
2. Revisar guía de la prá ctica, para conocer que se va hacer.
3. Repasar Videos e informació n.
4. Software Proteus.
5. Lo visto en los videos.

9
MARCO TEORICO

Historia:
En los añ os de 1984 fueon inventados los FPGA (Field Programmable Gate Array), vimos en
nacer de esta tecnología gracias a Ross Freeman y Bernard Von Der Schmitt, ambos
cofundadores de Xilinx, los FPGA surgieron como una evolució n a los CPLD (Complex
Programmable Logic Device)

Freeman tenia una hipó tesis la cual presentaba que los transistories posteriormente
experimentarían un baja de precio radical lo que lo llevo a la creació n de la idea que
presentamos hoy como una opció n mas econó mica por volumen de fabricació n.

Como ya se menciono los FPGAs fueron una evolució n de los CPLDs, la base de esto fue
darle una mayor densidad de pines asi como una estructura mas versá til gracias a la
implementació n de arrays matriciales compuesto por bloques ló gicos.

En esa época, la creació n de un circuito integrado con aspecto programable ya era algo
cotidiano, aunque por parte de Xilinx establecieron tres fundamentos principales:

• El uso de los multiplexores para la realizació n de funciones ló gicas, como forma de


sustitució n de los transistores N y P de los gate arrays.

• El proceso de mapeado, similar al de la telefonía analó gica: conectar bloques a partir de un


sistema de conmutació n. De modo que se diseñ ó una estructura compuesta de silicio y
metal que formaría el conjunto de pistas y matrices de interconexió n programables por el
usuario. Transistores CMOS se utilizarían para crear una interconexió n y multiplexores
para funciones ló gicas.

• El ú ltimo fundamento se derivó de las dos anteriores: crear un sistema que permitiera
almacenar las configuraciones convirtiendo esta estructura en algo no volá til. Los diferentes
métodos para solventar este problema fueron varios dictaminados por los diferentes
fabricantes de esta tecnología: la implementació n de una memoria EPROM, externa o
interna, el uso de una EEPROM o el uso de antifusibles.

Las operaciones matemá ticas habituales, en el mundo de las matemá ticas binarias, son
operaciones "complicadas". Existen operaciones má s sencillas llamadas operaciones
ló gicas. Las operaciones ló gicas pueden hacerlas algunos circuitos construidos con
transistores. Este tipo de circuitos se llaman puertas ló gicas. (Landin, 2014) Por
consiguiente, una puerta ló gica no es ni má s ni menos que un circuito electró nico
especializado en realizar operaciones booleanas. Las puertas ló gicas fundamentales son
tres AND, OR y NOR): Combinando algunas de las puertas anteriores podemos obtener
otras nuevas (NAND, NOR, XOR, XNOR). (Landin, 2014).

9
DESARROLLO

CONCLUSIONES

BIBLIOGRAFIA
Dr. Eduardo Cabal-Yépez, Departamento de Estudios Multidisciplinarios, Divisió n de
Ingenierías,
Campus Irapuato-Salamanca, Universidad de Guanajuato (09 de enero del 2003).
Disponible en:
http://www.ugto.mx/eugreka/contribuciones/30-tu-vida-sin-electronica-digital,
Recuperado: 20 de
enero del 2017.
Mtro. Juan Antonio Navarro Martínez, Profesor de Tiempo Completo del Departamento de
Computació n, Electró nica y Mecatró nica en la UDLAP. (20 de marzo del 2013), disponible,
en:
http://blog.udlap.mx/blog/2015/03/queeslaelectronicadigital/, Recuperado: 17 de enero
del 2017.
COMUNIDAD EDUCATIVA AUTÓ NOMA DE GALICIA, (14 de julio del 2014), disponible en:
http://www.edu.xunta.gal/centros/iesfelixmuriel/system/files/, Recuperado: 17 de Enero
del 2017.

También podría gustarte