Está en la página 1de 8

Tecnología Electrónica

TEMA 4. EJERCICIOS

CURSO 2021/2022
Grado en Tecnologías de Telecomunicación y Doble Grado en TT y
Matemáticas

Francisco García Lagos


Departamento de Tecnología Electrónica
ETSI de Telecomunicación
Universidad de Málaga
Ejercicio 1
• Expresar la función F en sus dos formas canónicas
U1A
U1B
1

B
3

4
6
2

C
U3A

5
7486 1
D 7486 2 12
13

U2A 7411 U4A


1

1
3 3 F
2

2
7432 7432
U5A
A 1 2
U3B
7404 3
4 6
5

7411
Ejercicio 2
Se desea programar el funcionamiento automático de un semáforo peatonal en una avenida de
mucho tráfico. Para ello se dispone de sensores de presencia de coches en ambos sentidos de
circulación (C1 y C2) y sensores de presencia de personas en ambas aceras (P1 y P2). Cuando un
sensor de presencia se active, su salida estará a nivel ALTO, y cuando no detecte presencia estará a
nivel BAJO.
Cuando la salida del circuito de control (S) esté a nivel ALTO, el semáforo de los coches estará en
verde (y el de los peatones en rojo). Y cuando S esté a nivel BAJO, el semáforo de los coches estará
rojo (y el de los peatones verde). Las condiciones de control del semáforo son:
El semáforo de los coches debe ponerse verde siempre que:
 haya coches circulando en ambos sentidos, excepto si hay también peatones a la vez a ambos
lados de la avenida
 no haya ni coches ni peatones en el cruce
 no haya ningún peatón esperando a ninguno de los dos lados de la avenida
El semáforo de los coches debe ponerse en rojo en todos los demás casos.
Se pide obtener, para la salida del circuito de control (S):
a) El mapa de Karnaugh.
b) La función minimizada.
c) El circuito lógico correspondiente realizado con puertas NOR de cualquier número de
entradas.
Ejercicio 3
Se quiere diseñar un sistema con dos salidas, S1 y S0, en el
que, dado un número A entre 0 y 15 en binario, nos indique:
• Si A está entre 1 y 9, la salida S1 se pondrá a nivel BAJO. En
caso contrario estará a nivel ALTO.
• Si A está entre 6 y 13, la salida S0 se pondrá a nivel BAJO. En
caso contrario estará a nivel ALTO.

a) Determinar la tabla de verdad del circuito lógico.


b) Determinar los mapas de Karnaugh correspondientes a las
salidas del circuito.
c) Obtener la expresión producto de sumas simplificada
d) Implementar el circuito utilizando inversores y puertas NOR
de cualquier número de entradas.
Ejercicio 4
Para el circuito de la figura, completar el diagrama de
tiempos
U1A
A 1 U2A
S1 3 1
2 3
2 U4A
B 1
S1 7400
7486 3 S
2
U3A
C 1 2
S1 7408
7404

A
B
C
Ejercicio 4
Para el circuito de la figura, completar el diagrama de
tiempos
U1A
A
S1
1 Y1 U2A

2
3 1
3 Y2
2 U4A
B 1
S1 7400
7486 3 S
2
U3A
C 1 2
S1 7408
7404 Y3

A
B
C
Y1
Y2
Y3
S
Ejercicio 5 (Demultiplexor)
Diseñar un circuito que recibe un dato de entrada, D,
y dos señales de selección, C1 y C0. El circuito debe
tener 4 salidas, S0, S1, S2 y S3. En función de los
valores de las entradas de selección, debe
seleccionarse una salida donde debe aparecer el
dato de entrad D, y el resto de salidas deben ser 0.

C1 C0 Salida seleccionada

0 0 S0
0 1 S1
1 0 S2
1 1 S3
Ejercicio 6
Para el circuito de la figura, completar el diagrama de tiempos,
considerando que la puerta NAND tiene un retardo de 1ns, la AND de 2ns,
la XOR de 5ns y el inversor de 1ns. Las líneas verticales del diagrama están
espaciadas 2ns.
U1A
A 1 U2A
S1 3 1
2 3
2 U4A
B 1
S1 7400
7486 3 S
2
U3A
C 1 2
S1 7408
7404

A
B
C

También podría gustarte