Está en la página 1de 6

UNIVERSIDAD NACIONAL DE SAN AGUSTÍN

FACULTAD DE INGENIERIA DE PRODUCCIÓN Y SERVICIOS


ESCUELA PROFESIONAL DE INGENIERIA EN TELECOMUNICACIONES

TEMA: DECODIFICADORES
CURSO: Sistemas Digitales
DOCENTE: Ing. Juan Carlos Cuadros
ELABORADO POR: Apaza Quispe Alexander Benjamin

AREQUIPA, 2019
PROBLEMA 1:
Diseñe un decodificador binario de 2 a 4 con entrada de habilitación, solo con compuertas
NAND. Simule su diseño y explique sus resultados.
A B

1
1
A'
1
3
2
U1:D
7400 1 13
3 11
2 12 0
B'
1 7400
3
2

7400
U1:A U1:B
1 4
3 6
2 5 0
7400 7400

U1:C U2:A
10 1
8 3
9 2 0
7400 7400

U2:B U2:C
4 10
6 8
5 9 1
7400 7400

Los resultados son equivalentes, debido a que según la función lógica de un de


codificador de 2 a 4 es:

Y0 = A’ * B’
Y1 = A’ * B
Y2 = A * B’
Y3 = A * B

Y luego aplicando propiedades del algebra de bool podemos hallar su equivalencia


en compuertas lógicas NAND el cual resulta:

Y0 = ((A*A)’*(B*B)’)’’
Y0 = ((A*A)’*B)’’
Y0 = (A*(B*B)’)’’
Y0 = (A*B)’’

Entonces al comparar sus respectivas tablas de verdad en ambos casos, podemos


observar que tienes el mismo funcionamiento, lo cual demuestra que un
decodificador de 2 a 4 puede ser representado con compuertas NAND.
PROBLEMA 2:
Una cierta aplicación requiere decodificar un número de 5 bits. Utilizar decodificadores
74HC154 para implementar el circuito lógico. El número binario se representa de la forma:
A4 A3 A2 A1 A0 Simule su diseño y explique sus resultados.

PROBLEMA 5: DECO DE 5 A 32 CON 2 DECOS 74HC154


1

1
U4
1
A0 0 23
22
A
B
0
1
1
2
1
21 3
C 2
20 4
D 3 1
A1 0 18
E1
4
5
5
6
1
19 7
E2 6
8
7 1
A2 0 8
9
9
10
1
11
10
13
11 1
A3 0 12
13
14
15
1
16
14
17
15 1
A4 1 74HC154
1

1
U5
1
23 1
A 0
22 2
B 1 1
21 3
C 2
U6:A 20
D 3
4
1
5
4
1 2 18 6
E1 5 1
19 7
E2 6
8
7404 7 1
9
8
10
9 1
11
10
13
11 1
14
12
15
13 1
16
14
17
15 1
74HC154
1

Se puedo formar un decodificador de 5 a 32 a partir de 2 decodificadores 74HC154,


que son dos decodificadores de 4 a 16 con 2 entradas enable, para su
funcionamiento conectamos A3 A2 A1 A0 a las entradas D C B A de ambos decodificadores
para mostrar las salidas, mientras que a A4 la conectamos a E1 y E2 del primer decodificador
mientras que al segundo la conectamos adicionando una compuerta NOT, ya que cuando
A4 este en nivel bajo habilitara el primer decodificador y deshabilitara al segundo, porque
la por la compuerta NOT hará que el segundo decodificador trabaje en nivel alto, y como
sabemos este decodificador trabaja solo cuando E1 y E2 están nivel bajo. Lo cual hará que
esta ampliación del decodificador 74HC154 trabaje de manera correcta.
E1 = E2 = 0

E1 = E2 = 0

E1 = E2 = 1;

Pero al estar
negado este se
hace 0

E1 = E2 = 1;

Pero al estar
negado este se
hace 0
PROBLEMA 3:
Una cierta aplicación requiere decodificar un número de 4 bits. Utilizar decodificadores
74138 para implementar el circuito lógico. El número binario se representa de la forma: A3
A2 A1 A0 Simule su diseño y explique sus resultados.

PROBLEMA 3: DECO DE 4 A 16 CON 2 DECOS 74HC138


1
U7
1
A0 0 1
2
A
B
Y0
Y1
15
14
1
3 13
C Y2
12
Y3 1
A1 0 6
E1
Y4
Y5
11
10
1
4 9
E2 Y6
5 7
E3 Y7 1
A2 0 74HC138
1

1
A3 0
U6:B
3 4

7404
0
U8
1
1 15
A Y0
2 14
B Y1 1
3 13
C Y2
12
Y3 1
11
Y4
6 10
E1 Y5 1
4 9
E2 Y6
5 7
E3 Y7 1
74HC138
1

Se puedo formar un decodificador de 4 a 16 a partir de 2 decodificadores 74HC138,


que son dos decodificadores de 2 a 8 con 3 entradas enable, para su funcionamiento
conectamos A2 A1 A0 a las entradas C B A respectivamente de ambos decodificadores para
mostrar las salidas, mientras que a A3 la conectamos a E1 y para E2 y E3 la conectamos con
una compuerta not del primer decodificador mientras que al segundo la conectamos
adicionando una compuerta NOT, ya que cuando A3 este en nivel alto habilitara el primer
decodificador y deshabilitara al segundo, porque la por la compuerta NOT hará que el
segundo decodificador trabaje en nivel bajo, y como sabemos este decodificador trabaja
solo cuando E1 está en nivel alto y E2 con E3 estén nivel bajo. Lo cual hará que esta
ampliación del decodificador 74HC138 trabaje de manera correcta.
D C B A y0 y1 y2 y3 y4 y5 y6 y7 y8 y9 y10 y11 y12 y13 y14 y15
0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0
0 0 1 1 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0
0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0
0 1 0 1 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0
0 1 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0
0 1 1 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0
1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0
1 0 0 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0
1 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0
1 0 1 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0
1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0
1 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0
1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0
1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1

También podría gustarte