Documentos de Académico
Documentos de Profesional
Documentos de Cultura
PRÁCTICA No. 6
“DISEÑO DE SISTEMAS CONTROLADORES
SECUENCIALES”
1. DATOS GENERALES:
GRUPO No.:
2016/04/31 2016/05/31
2. OBJETIVO(S):
2.1. GENERAL
Diseñar e implementar sistemas controladores secuenciales
2.2. ESPECÍFICOS
• Diseñar un circuito que genere una señal de reloj con frecuencia variable
• Diseñar un circuito secuencial que permita generar en forma
ascendente/descendente los 8 primeros dígitos de la serie de Fibonacci,
visualizar las salidas en display de 7 segmentos.
• Simular e implementar el diseño con flip/flops tipo D y J/K.
• Establecer diferencias presentes entre los diseños.
• Seleccionar los dispositivos más relevantes para aplicar en el diseño.
• Emplear correctamente los catálogos de dispositivos electrónicos
integrados.
3. METODOLOGÍA
4. EQUIPOS Y MATERIALES:
Equipos:
• Protoboard
• Pinzas
• Fuente de protoboard
• Cable para la fuente
• Cargador 5V
Materiales:
Serie de Fibonacci
Historia
respondiendo a la fórmula
an = an-1 + an-2
CIRCUITOS CONTADORES
Los circuitos contadores están en capacidad de “contar” cierto número de
“impulsos”.
QA QB QC QD
1 3 1 3 1 3 1 3
J Q J Q J Q J Q
12 12 12 12
CLK CLK CLK CLK
4 2 4 2 4 2 4 2
CL
CL
CL
CL
K Q K Q K Q K Q
13
13
13
13
ASINCRONOS.- Contadores asíncronos, seriales u ondulatorios, éstos se
caracterizan por su trabajo en “cascada” la señal de CLK lo recibe el ff de
menor peso y su salida será el CLK del siguiente ff. como lo indica el
gráfico:
1 3 1 3 1 3
J Q J Q J Q
12 12 12
CLK CLK CLK
4 2 4 2 4 2
CL
CL
CL
K Q K Q K Q
13
13
13
Tecnología TTL
• La velocidad de transmisión
Circuitos aritméticos
Son dispositivos MSI que pueden realizar operaciones aritméticas (suma, resta,
multiplicación y división) con números binarios. De todos los dispositivos, nos
centraremos en los comparadores de magnitud, detectores y generadores de
paridad, sumadores y ALU’s.
Compradores de magnitud
1 1
3 3
1 3 2 1 3 2 1 3
J Q 1 J Q 1 J Q
12 3 12 3 12
CLK 2 CLK 2 CLK
4 2 1 4 2 1 4 2
CL
CL
CL
2
K Q 3 K Q 3 K Q
2 2
13
13
13
1
UP/DWN
SIMULACION FLIP-FLOP TIPO JK
7. CONCLUSIONES Y RECOMENDACIONES:
Fue un reto armar los dos circuitos, sea la arquitectura que se use, se
obtiene los resultados esperados y nos hacemos más prácticos en el uso e
implementación de los conocimientos obtenidos.
8. BIBLIOGRAFÍA
• http://digitale.galeon.com/TTlCmos.htm
• Tokheim, R. (2008). Electrónica Digital: principios y aplicaciones (7a
ed.). España: McGraw-HilI Interamericana.
• http://www.naturalezaycultura.org/docs/Souza-LIBRO2001-
La_dimension_institucional_del_desarrollo_sostenible.pdf
• http://personales.unican.es/manzanom/Planantiguo/EDigitalI/Sum_G
5_08.pdf
• http://ilde-sosa.tripod.com/pdf/15_sumador_BCD.pdf
ANEXOS
Fig2.Implementacion circuito D