Está en la página 1de 4

Sumador de Dos Bits 1

Practica 2: Sumador de Dos Bits


Carlos Arturo Ramı́rez Custode
cararramirezc@udistrital.edu.co
Nicolas Amaya Pérez
namayap@udistrital.edu.co
Universidad Distrital Francisco José De Caldas
Facultad de Ingenierı́a
Proyecto Curricular Ingenierı́a Electrónica
Bogotá D.C. - Colombia

I. Introducción 1) Cuádruple AND 7408: En primer lugar se presenta


En la electrónica digital las operaciones aritméticas cómo está conformado internamente por medio del dia-
entre números binarios son de suma importancia ya que grama de conexiones:
sirven para que un sistema digital ejecute diferentes in-
strucciones o lleve a cabo un conjunto de acciones con
base en el resultado.
En la práctica se hacen montajes de circuitos que son
capaces de efectuar dichas operaciones y enviárselas a
algún otro circuito que utilice los resultados. Para el caso
del presente informe de laboratorio se hará el montaje
de un sumador de dos bits haciendo uso de circuitos
integrados. Para conseguir un sumador de dos bits se
integrarán don sumadores de un bit.
II. Objetivos
Objetivo general
Comprobar el funcionamiento de un sumador de dos bits
Imagen 1: Diagrama de conexiones interno del
haciendo uso de circuitos integrados.
7408
Objetivos especifico
• Confirmar haciendo uso de leds los resultados de las
sumas.
• Verificar el funcionamiento del acarreo utilizando leds. Seguidamente se expone la tabla de verdad de la com-
puerta lógica AND:
III. Materiales
• Simulador: TINKERCAD.
• Protoboard. A B Y
• Circuito Integrado (CI) 7408. 1 1 1
• Circuito Integrado (CI) 7486. 0 1 0
1 0 0
• Circuito Integrado (CI) 7432. 0 0 0
• Jumper’s o conectores.
• resistencias. Tabla I: Tabla de verdad de una compuerta AND
• Leds.
• Interruptores.
• Fuente de voltaje.
Por último, el valor recomendado de VCC es de 5 V y
IV. Marco teórico
su rango de valores en bajo es de 0 V hasta 0.8 V y alto
A. Hoja de Datos (Datasheet) de 2 V en adelante, aunque si es un voltaje muy grande el
Para el caso del presente informe y práctica de laborato- CI podrı́a sufrir daños.
rio se requirió de tres circuitos integrados (CI), los cuales
son el 7408, 7486 y 7432. A continuación se presentan 2) Cuádruple XOR : En primer lugar se presenta cómo
los datos más relevantes de cada uno de ellos de su está conformado internamente por medio del diagrama de
correspondiente hoja de datos. conexiones:
Sumador de Dos Bits 2

B. Funcionamiento del Sumador de dos Bits


Un sumador de dos bits está conformado por dos
sumadores de un bit. Este circuito puede montarse
fácilmente usando algunas compuertas lógicas. Su diseño
se presenta a continuación:

Imagen 2: Diagrama de conexiones interno del


7486

Seguidamente se expone la tabla de verdad de la com-


puerta lógica XOR:
A B Y
Imagen 4: Sumador de un Bit hecho con com-
1 1 0 puertas lógicas
0 1 1
1 0 1
En la Figura 4 se puede ver que su diseño requiere de
0 0 0
dos compuertas AND, dos compuertas XOR y una OR. A
Tabla II: Tabla de verdad de una compuerta AND y B son las entradas de los dos bits que se van a sumar,
por su parte, Ci y CO son los que desempeñan la función
Por último, el valor recomendado de VCC es de 5 V y de tener en cuenta el acarreo y son los que permiten
su rango de valores en bajo es de 0 V hasta 0.8 V y alto que se puedan conectar varios circuitos similares para
de 2 V en adelante, aunque si es un voltaje muy grande el conseguir sumadores de más bits.
CI podrı́a sufrir daños. El sumador de un bit tiene dos salidas. Por un lado está
3) Cuádruple OR 7432: En primer lugar se presenta Suma (S) que es la encargada de operar A,B y el bit de
cómo está conformado internamente por medio del dia- acarreo Ci y es la que produce el bit menos significativo
grama de conexiones: en caso de que el sumador produzca un acarreo de 1,
por otra parte, CO es la encargada de producir el bit de
acarreo. A continuación se presenta la tabla de verdad de
un sumador de un bit 1 .

A B Ci CO S
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Imagen 3: Diagrama de conexiones interno del
7432 Tabla IV: Tabla de verdad de un sumador de un bit

Seguidamente se expone la tabla de verdad de la com- Si se conecta CO de un sumador de un bit al Ci de otro


puerta lógica OR: entonces se consigue un sumador de dos bits. El sumador
que tiene su Ci conectado al CO del otro sumador es el
A B Y que produce los bits más significativos y este sumador de
1 1 1
0 1 1 dos bits podrı́a sumar hasta 6 binario si todas sus entradas
1 0 1 están en 1.
0 0 0

Tabla III: Tabla de verdad de una compuerta OR V. Metodologı́a e Implementación


Primero se realizo una simulación en TINKERCAD del
Por último, el valor recomendado de VCC es de 5 V y circuito a utilizar que también fue el mismo diseño que se
su rango de valores en bajo es de 0 V hasta 0.8 V y alto empleó en la práctica real.
de 2 V en adelante, aunque si es un voltaje muy grande el 1 Sumador Binario Completo de 1 Bit https://unicrom.com/
CI podrı́a sufrir daños. sumador-binario-completo-de-1-bit/
Sumador de Dos Bits 3

Entradas A0 B0 A1 B1
1 0 0 0 0
2 1 0 0 0
3 0 1 0 0
4 1 1 0 0
5 0 0 1 0
6 0 0 0 1
7 0 0 1 1
8 0 1 1 1
Imagen 5: Montaje realizado en Tinkercad y la 9 1 0 1 1
10 1 1 0 1
realidad 11 1 1 1 0
12 1 1 1 1
13 0 1 0 1
Como se puede ver en la Figura 5 se utilizaron pull-ups 14 1 0 1 0
15 0 1 1 0
para enviar las señales de entrada A0 , B0 , A1 Y B1 y para 16 1 0 0 1
evidenciar la salida se utilizaron 3 leds correspondientes
a las salidas S0 , S1 y al bit de acarreo final CO . Tabla V: Exposición de las posiciones del Dip Switch en
el circuito de la Figura 5
Se presentan las imágenes del montaje fı́sico del sumador
de 2-bits.
Salidas S0 S1 CO
1 0 0 0
2 1 0 0
3 0 1 0
4 0 1 0
5 0 1 0
6 0 1 0
7 0 0 1
8 1 0 1
9 1 0 1
10 0 0 1
11 0 0 1
12 0 1 1
13 1 1 0
14 1 1 0
15 1 1 0
16 1 1 0

Tabla VI: Exposición del resultado evidenciado por los


Imagen 6: Montaje Fı́sico Sumador 2-Bits, Entradas apa- leds 5
gadas

Como se puede evidenciar en las dos tablas anteriores,


las entradas A0 y B0 son las entradas de los bits menos
significativos, mientras que A1 y B1 son las entradas de
los dos bits más significativos. Ası́ mismo, S0 y S1 son
la salida de la suma de bits menos significativa y más
significativa respectivamente.
Se puede probar que los resultados obtenidos son los
correctos al efectuar la correspondiente suma binaria.
Para hacer la demostración tomemos las entrada de la
columna 12 de la Tabla V. Los resultados prácticos son
los expuestos en la columna 12 de la Tabla VI. De acuerdo
con ellos, S0 = 0 y S1 = CO = 1. A continuación su suma:

11 (Acarreo)
0 1 1 (Número 1)
Imagen 7: Montaje Fı́sico Sumador 2-Bits, Entradas en- + 0 1 1 (Número 2)
cendidas 1 1 0 (Resultado)

Como se puede apreciar, al llevar a cabo la suma se obtiene


Los resultados obtenidos de las variación de las entradas el mismo resultado que mostraron los leds en el circuito
se presentan a continuación en la Tabla V y en la Tabla práctico. La comprobación se puede llevar a cabo con
VI: cualquiera de las columnas de la Tabla V.
Sumador de Dos Bits 4

VI. Conclusiones
• Como se pudo observar en la Tabla V y la Tabla VI
el circuito sumador de dos bits entrega los resultados
esperados de la suma de los números binarios que
representan sus entradas.
• Cuando se conectan en cascada varios sumadores de
un bit, aquél que tiene su Ci conectado a tierra
es el que lleva a cabo la suma de los bits menos
significativos.
• El bit más significativo lo produce el sumador que no
tiene conectado su CO a otro sumador.

VII. Referencias
1) Fairchild Semiconductor, DM74LS08Quad 2-
Input AND Gates, Marzo 2000
2) Fairchild Semiconductor, DM74LS32Quad 2-
Input OR Gate, Junio 1986
3) Fairchild Semiconductor, DM7486 Quad 2-
Input Exclusive-OR Gate, Septiembre 1986
4) Sumador Completo de un Bit, Juan Carlos Paez.

También podría gustarte