Está en la página 1de 4

Para: MsC.

Luz Adanaqué
De: Javier Gustavo Noriega Quiroga
Título: Comparación de prestaciones y parámetros de rendimiento en
circuitos implementados en lógica dinámica
Fecha: Junio 07 del 2019
Curso: Micro/Nano Sistemas Electrónicos

Objetivo: El objetivo principal de esta experiencia de laboratorio es interactuar con el software


simulador de circuitos LTSpice a través del diseño, la caracterización de compuertas lógicas
diseñadas en el software y modificadas por el diseñador.

Herramientas: Laptop, software de simulación LTSpice y la librería: cmosedu_models.txt.

Procedimiento:

Parte 1. Lógica Dinámica

1. Diseñar el circuito de la función O = AB + B’C’ + D en lógica dinámica.

2. Grafica el Vout vs tiempo


Según la tabla observamos:

Capacitancia Tiempo de retardo en Tiempo de retardo en Tiempo de retardo


subida bajada promedio
10pF – 100Pf 900us 450us 650us
20fF – 200fF 1000us 500us 750us

Adjunto las firmas de la experiencia realizada en dos semanas:

También podría gustarte